nasm/insns.dat

1921 lines
135 KiB
Text
Raw Normal View History

2002-04-30 20:51:32 +00:00
; insns.dat table of instructions for the Netwide Assembler
2002-04-30 20:57:59 +00:00
; $Id$
2002-04-30 20:51:32 +00:00
;
; The Netwide Assembler is copyright (C) 1996 Simon Tatham and
; Julian Hall. All rights reserved. The software is
; redistributable under the licence given in the file "Licence"
; distributed in the NASM archive.
;
2002-04-30 21:01:08 +00:00
; Format of file: All four fields must be present on every functional
2002-04-30 20:51:32 +00:00
; line. Hence `void' for no-operand instructions, and `\0' for such
; as EQU. If the last three fields are all `ignore', no action is
2002-04-30 20:54:13 +00:00
; taken except to register the opcode as being present.
2002-04-30 20:57:38 +00:00
;
; For a detailed description of the code string (third field), please
; see the comment at the top of assemble.c. For a detailed description
; of the flags (fourth field), please see insns.h.
;
AAA void \1\x37 8086,NOLONG
AAD void \2\xD5\x0A 8086,NOLONG
AAD imm \1\xD5\24 8086,SB,NOLONG
AAM void \2\xD4\x0A 8086,NOLONG
AAM imm \1\xD4\24 8086,SB,NOLONG
AAS void \1\x3F 8086,NOLONG
2002-04-30 20:51:32 +00:00
ADC mem,reg8 \300\1\x10\101 8086,SM
ADC reg8,reg8 \1\x10\101 8086
2002-04-30 20:51:32 +00:00
ADC mem,reg16 \320\300\1\x11\101 8086,SM
ADC reg16,reg16 \320\1\x11\101 8086
2002-04-30 20:51:32 +00:00
ADC mem,reg32 \321\300\1\x11\101 386,SM
ADC reg32,reg32 \321\1\x11\101 386
ADC mem,reg64 \324\300\1\x11\101 X64,SM
ADC reg64,reg64 \324\1\x11\101 X64
2002-04-30 20:51:32 +00:00
ADC reg8,mem \301\1\x12\110 8086,SM
ADC reg8,reg8 \1\x12\110 8086
2002-04-30 20:51:32 +00:00
ADC reg16,mem \320\301\1\x13\110 8086,SM
ADC reg16,reg16 \320\1\x13\110 8086
2002-04-30 20:51:32 +00:00
ADC reg32,mem \321\301\1\x13\110 386,SM
ADC reg32,reg32 \321\1\x13\110 386
ADC reg64,mem \324\301\1\x13\110 X64,SM
ADC reg64,reg64 \324\1\x13\110 X64
2002-04-30 20:51:32 +00:00
ADC rm16,imm8 \320\300\1\x83\202\15 8086
ADC rm32,imm8 \321\300\1\x83\202\15 386
ADC rm64,imm8 \324\300\1\x83\202\15 X64
2002-04-30 20:51:32 +00:00
ADC reg_al,imm \1\x14\21 8086,SM
2002-04-30 21:07:51 +00:00
ADC reg_ax,sbyte \320\1\x83\202\15 8086,SM,ND
2002-04-30 20:51:32 +00:00
ADC reg_ax,imm \320\1\x15\31 8086,SM
2002-04-30 21:06:37 +00:00
ADC reg_eax,sbyte \321\1\x83\202\15 386,SM,ND
ADC reg_eax,imm \321\1\x15\41 386,SM
ADC reg_rax,sbyte \321\1\x83\202\15 X64,SM,ND
ADC reg_rax,imm \321\1\x15\41 X64,SM
2002-04-30 20:51:32 +00:00
ADC rm8,imm \300\1\x80\202\21 8086,SM
2002-04-30 21:06:37 +00:00
ADC rm16,imm \320\300\134\1\x81\202\131 8086,SM
ADC rm32,imm \321\300\144\1\x81\202\141 386,SM
ADC rm64,imm \324\300\144\1\x81\202\141 X64,SM
2002-04-30 20:51:32 +00:00
ADC mem,imm8 \300\1\x80\202\21 8086,SM
2002-04-30 21:06:37 +00:00
ADC mem,imm16 \320\300\134\1\x81\202\131 8086,SM
ADC mem,imm32 \321\300\144\1\x81\202\141 386,SM
2002-04-30 20:51:32 +00:00
ADD mem,reg8 \300\17\101 8086,SM
ADD reg8,reg8 \17\101 8086
2002-04-30 20:51:32 +00:00
ADD mem,reg16 \320\300\1\x01\101 8086,SM
ADD reg16,reg16 \320\1\x01\101 8086
2002-04-30 20:51:32 +00:00
ADD mem,reg32 \321\300\1\x01\101 386,SM
ADD reg32,reg32 \321\1\x01\101 386
ADD mem,reg64 \324\300\1\x01\101 X64,SM
ADD reg64,reg64 \324\1\x01\101 X64
2002-04-30 20:51:32 +00:00
ADD reg8,mem \301\1\x02\110 8086,SM
ADD reg8,reg8 \1\x02\110 8086
2002-04-30 20:51:32 +00:00
ADD reg16,mem \320\301\1\x03\110 8086,SM
ADD reg16,reg16 \320\1\x03\110 8086
2002-04-30 20:51:32 +00:00
ADD reg32,mem \321\301\1\x03\110 386,SM
ADD reg32,reg32 \321\1\x03\110 386
ADD reg64,mem \324\301\1\x03\110 X64,SM
ADD reg64,reg64 \324\1\x03\110 X64
2002-04-30 20:51:32 +00:00
ADD rm16,imm8 \320\300\1\x83\200\15 8086
ADD rm32,imm8 \321\300\1\x83\200\15 386
ADD rm64,imm8 \324\300\1\x83\200\15 X64
2002-04-30 20:51:32 +00:00
ADD reg_al,imm \1\x04\21 8086,SM
2002-04-30 21:07:51 +00:00
ADD reg_ax,sbyte \320\1\x83\200\15 8086,SM,ND
2002-04-30 20:51:32 +00:00
ADD reg_ax,imm \320\1\x05\31 8086,SM
2002-04-30 21:06:37 +00:00
ADD reg_eax,sbyte \321\1\x83\200\15 386,SM,ND
2002-04-30 21:05:55 +00:00
ADD reg_eax,imm \321\1\x05\41 386,SM
ADD reg_rax,sbyte \321\1\x83\200\15 X64,SM,ND
ADD reg_rax,imm \323\1\x05\41 X64,SM
2002-04-30 20:51:32 +00:00
ADD rm8,imm \300\1\x80\200\21 8086,SM
2002-04-30 21:06:37 +00:00
ADD rm16,imm \320\300\134\1\x81\200\131 8086,SM
ADD rm32,imm \321\300\144\1\x81\200\141 386,SM
ADD rm64,imm \324\300\144\1\x81\200\141 X64,SM
2002-04-30 20:51:32 +00:00
ADD mem,imm8 \300\1\x80\200\21 8086,SM
2002-04-30 21:06:37 +00:00
ADD mem,imm16 \320\300\134\1\x81\200\131 8086,SM
ADD mem,imm32 \321\300\144\1\x81\200\141 386,SM
2002-04-30 20:51:32 +00:00
AND mem,reg8 \300\1\x20\101 8086,SM
AND reg8,reg8 \1\x20\101 8086
2002-04-30 20:51:32 +00:00
AND mem,reg16 \320\300\1\x21\101 8086,SM
AND reg16,reg16 \320\1\x21\101 8086
2002-04-30 20:51:32 +00:00
AND mem,reg32 \321\300\1\x21\101 386,SM
AND reg32,reg32 \321\1\x21\101 386
AND mem,reg64 \324\300\1\x21\101 X64,SM
AND reg64,reg64 \324\1\x21\101 X64
2002-04-30 20:51:32 +00:00
AND reg8,mem \301\1\x22\110 8086,SM
AND reg8,reg8 \1\x22\110 8086
2002-04-30 20:51:32 +00:00
AND reg16,mem \320\301\1\x23\110 8086,SM
AND reg16,reg16 \320\1\x23\110 8086
2002-04-30 20:51:32 +00:00
AND reg32,mem \321\301\1\x23\110 386,SM
AND reg32,reg32 \321\1\x23\110 386
AND reg64,mem \324\301\1\x23\110 X64,SM
AND reg64,reg64 \324\1\x23\110 X64
2002-04-30 20:51:32 +00:00
AND rm16,imm8 \320\300\1\x83\204\15 8086
AND rm32,imm8 \321\300\1\x83\204\15 386
AND rm64,imm8 \324\300\1\x83\204\15 X64
2002-04-30 20:51:32 +00:00
AND reg_al,imm \1\x24\21 8086,SM
2002-04-30 21:07:51 +00:00
AND reg_ax,sbyte \320\1\x83\204\15 8086,SM,ND
2002-04-30 20:51:32 +00:00
AND reg_ax,imm \320\1\x25\31 8086,SM
2002-04-30 21:06:37 +00:00
AND reg_eax,sbyte \321\1\x83\204\15 386,SM,ND
2002-04-30 21:05:55 +00:00
AND reg_eax,imm \321\1\x25\41 386,SM
AND reg_rax,sbyte \321\1\x83\204\15 X64,SM,ND
AND reg_rax,imm \324\1\x25\41 X64,SM
2002-04-30 20:51:32 +00:00
AND rm8,imm \300\1\x80\204\21 8086,SM
2002-04-30 21:06:37 +00:00
AND rm16,imm \320\300\134\1\x81\204\131 8086,SM
AND rm32,imm \321\300\144\1\x81\204\141 386,SM
AND rm64,imm \324\300\144\1\x81\204\141 X64,SM
2002-04-30 20:51:32 +00:00
AND mem,imm8 \300\1\x80\204\21 8086,SM
2002-04-30 21:06:37 +00:00
AND mem,imm16 \320\300\134\1\x81\204\131 8086,SM
AND mem,imm32 \321\300\144\1\x81\204\141 386,SM
ARPL mem,reg16 \300\1\x63\101 286,PROT,SM,NOLONG
ARPL reg16,reg16 \1\x63\101 286,PROT,NOLONG
BOUND reg16,mem \320\301\1\x62\110 186,NOLONG
BOUND reg32,mem \321\301\1\x62\110 386,NOLONG
2002-04-30 20:51:32 +00:00
BSF reg16,mem \320\301\2\x0F\xBC\110 386,SM
BSF reg16,reg16 \320\2\x0F\xBC\110 386
2002-04-30 20:51:32 +00:00
BSF reg32,mem \321\301\2\x0F\xBC\110 386,SM
BSF reg32,reg32 \321\2\x0F\xBC\110 386
BSF reg64,mem \324\301\2\x0F\xBC\110 X64,SM
BSF reg64,reg64 \324\2\x0F\xBC\110 X64
2002-04-30 20:51:32 +00:00
BSR reg16,mem \320\301\2\x0F\xBD\110 386,SM
BSR reg16,reg16 \320\2\x0F\xBD\110 386
2002-04-30 20:51:32 +00:00
BSR reg32,mem \321\301\2\x0F\xBD\110 386,SM
BSR reg32,reg32 \321\2\x0F\xBD\110 386
BSR reg64,mem \324\301\2\x0F\xBD\110 X64,SM
BSR reg64,reg64 \324\2\x0F\xBD\110 X64
2002-04-30 20:51:32 +00:00
BSWAP reg32 \321\1\x0F\10\xC8 486
BSWAP reg64 \324\1\x0F\10\xC8 X64
2002-04-30 20:51:32 +00:00
BT mem,reg16 \320\300\2\x0F\xA3\101 386,SM
BT reg16,reg16 \320\2\x0F\xA3\101 386
2002-04-30 20:51:32 +00:00
BT mem,reg32 \321\300\2\x0F\xA3\101 386,SM
BT reg32,reg32 \321\2\x0F\xA3\101 386
BT mem,reg64 \324\300\2\x0F\xA3\101 X64,SM
BT reg64,reg64 \324\2\x0F\xA3\101 X64
2002-04-30 20:55:37 +00:00
BT rm16,imm \320\300\2\x0F\xBA\204\25 386,SB
BT rm32,imm \321\300\2\x0F\xBA\204\25 386,SB
BT rm64,imm \324\300\2\x0F\xBA\204\25 X64,SB
2002-04-30 20:51:32 +00:00
BTC mem,reg16 \320\300\2\x0F\xBB\101 386,SM
BTC reg16,reg16 \320\2\x0F\xBB\101 386
2002-04-30 20:51:32 +00:00
BTC mem,reg32 \321\300\2\x0F\xBB\101 386,SM
BTC reg32,reg32 \321\2\x0F\xBB\101 386
BTC mem,reg64 \324\300\2\x0F\xBB\101 X64,SM
BTC reg64,reg64 \324\2\x0F\xBB\101 X64
2002-04-30 20:55:37 +00:00
BTC rm16,imm \320\300\2\x0F\xBA\207\25 386,SB
BTC rm32,imm \321\300\2\x0F\xBA\207\25 386,SB
BTC rm64,imm \324\300\2\x0F\xBA\207\25 X64,SB
2002-04-30 20:51:32 +00:00
BTR mem,reg16 \320\300\2\x0F\xB3\101 386,SM
BTR reg16,reg16 \320\2\x0F\xB3\101 386
2002-04-30 20:51:32 +00:00
BTR mem,reg32 \321\300\2\x0F\xB3\101 386,SM
BTR reg32,reg32 \321\2\x0F\xB3\101 386
BTR mem,reg64 \324\300\2\x0F\xB3\101 X64,SM
BTR reg64,reg64 \324\2\x0F\xB3\101 X64
2002-04-30 20:55:37 +00:00
BTR rm16,imm \320\300\2\x0F\xBA\206\25 386,SB
BTR rm32,imm \321\300\2\x0F\xBA\206\25 386,SB
BTR rm64,imm \324\300\2\x0F\xBA\206\25 X64,SB
2002-04-30 20:51:32 +00:00
BTS mem,reg16 \320\300\2\x0F\xAB\101 386,SM
BTS reg16,reg16 \320\2\x0F\xAB\101 386
2002-04-30 20:51:32 +00:00
BTS mem,reg32 \321\300\2\x0F\xAB\101 386,SM
BTS reg32,reg32 \321\2\x0F\xAB\101 386
BTS mem,reg64 \324\300\2\x0F\xAB\101 X64,SM
BTS reg64,reg64 \324\2\x0F\xAB\101 X64
2002-04-30 20:55:37 +00:00
BTS rm16,imm \320\300\2\x0F\xBA\205\25 386,SB
BTS rm32,imm \321\300\2\x0F\xBA\205\25 386,SB
BTS rm64,imm \324\300\2\x0F\xBA\205\25 X64,SB
2002-04-30 20:51:32 +00:00
CALL imm \322\1\xE8\64 8086
2002-04-30 20:53:55 +00:00
CALL imm|near \322\1\xE8\64 8086
CALL imm|far \322\1\x9A\34\37 8086,ND,NOLONG
2002-04-30 20:57:59 +00:00
CALL imm16 \320\1\xE8\64 8086
CALL imm16|near \320\1\xE8\64 8086
CALL imm16|far \320\1\x9A\34\37 8086,ND,NOLONG
2002-05-09 21:23:55 +00:00
CALL imm32 \321\1\xE8\64 386
CALL imm32|near \321\1\xE8\64 386
CALL imm32|far \321\1\x9A\34\37 386,ND,NOLONG
CALL imm:imm \322\1\x9A\35\30 8086,NOLONG
CALL imm16:imm \320\1\x9A\31\30 8086,NOLONG
CALL imm:imm16 \320\1\x9A\31\30 8086,NOLONG
CALL imm32:imm \321\1\x9A\41\30 386,NOLONG
CALL imm:imm32 \321\1\x9A\41\30 386,NOLONG
2002-04-30 20:51:32 +00:00
CALL mem|far \322\300\1\xFF\203 8086
CALL mem16|far \320\300\1\xFF\203 8086
CALL mem32|far \321\300\1\xFF\203 386
CALL mem|near \322\300\1\xFF\202 8086
CALL mem16|near \320\300\1\xFF\202 8086
CALL mem32|near \321\300\1\xFF\202 386,NOLONG
CALL mem64|near \324\300\1\xFF\202 X64
2002-04-30 20:51:32 +00:00
CALL reg16 \320\300\1\xFF\202 8086
CALL reg32 \321\300\1\xFF\202 386,NOLONG
CALL reg64 \324\300\1\xFF\202 X64
2002-04-30 20:51:32 +00:00
CALL mem \322\300\1\xFF\202 8086
CALL mem16 \320\300\1\xFF\202 8086
CALL mem32 \321\300\1\xFF\202 386,NOLONG
CALL mem64 \324\300\1\xFF\202 X64
2002-04-30 20:51:32 +00:00
CBW void \320\1\x98 8086
CDQ void \321\1\x99 386
CDQE void \324\1\x98 X64
2002-04-30 20:51:32 +00:00
CLC void \1\xF8 8086
CLD void \1\xFC 8086
CLFLUSH mem8 \300\2\x0F\x80\207 X64,AMD,SM
CLGI void \3\x0F\x01\xDD X64,AMD
2002-04-30 20:51:32 +00:00
CLI void \1\xFA 8086
CLTS void \2\x0F\x06 286,PRIV
CMC void \1\xF5 8086
CMP mem,reg8 \300\1\x38\101 8086,SM
CMP reg8,reg8 \1\x38\101 8086
2002-04-30 20:51:32 +00:00
CMP mem,reg16 \320\300\1\x39\101 8086,SM
CMP reg16,reg16 \320\1\x39\101 8086
2002-04-30 20:51:32 +00:00
CMP mem,reg32 \321\300\1\x39\101 386,SM
CMP reg32,reg32 \321\1\x39\101 386
CMP mem,reg64 \324\300\1\x39\101 X64,SM
CMP reg64,reg64 \324\1\x39\101 X64
2002-04-30 20:51:32 +00:00
CMP reg8,mem \301\1\x3A\110 8086,SM
CMP reg8,reg8 \1\x3A\110 8086
2002-04-30 20:51:32 +00:00
CMP reg16,mem \320\301\1\x3B\110 8086,SM
CMP reg16,reg16 \320\1\x3B\110 8086
2002-04-30 20:51:32 +00:00
CMP reg32,mem \321\301\1\x3B\110 386,SM
CMP reg32,reg32 \321\1\x3B\110 386
CMP reg64,mem \324\301\1\x3B\110 X64,SM
CMP reg64,reg64 \324\1\x3B\110 X64
2002-04-30 20:51:32 +00:00
CMP rm16,imm8 \320\300\1\x83\207\15 8086
CMP rm32,imm8 \321\300\1\x83\207\15 386
CMP rm64,imm8 \324\300\1\x83\207\15 X64
2002-04-30 20:51:32 +00:00
CMP reg_al,imm \1\x3C\21 8086,SM
2002-04-30 21:07:51 +00:00
CMP reg_ax,sbyte \320\1\x83\207\15 8086,SM,ND
2002-04-30 20:51:32 +00:00
CMP reg_ax,imm \320\1\x3D\31 8086,SM
2002-04-30 21:06:37 +00:00
CMP reg_eax,sbyte \321\1\x83\207\15 386,SM,ND
2002-04-30 21:05:55 +00:00
CMP reg_eax,imm \321\1\x3D\41 386,SM
CMP reg_rax,sbyte \321\1\x83\207\15 X64,SM,ND
CMP reg_rax,imm \321\1\x3D\41 X64,SM
2002-04-30 20:51:32 +00:00
CMP rm8,imm \300\1\x80\207\21 8086,SM
2002-04-30 21:06:37 +00:00
CMP rm16,imm \320\300\134\1\x81\207\131 8086,SM
CMP rm32,imm \321\300\144\1\x81\207\141 386,SM
CMP rm64,imm \324\300\144\1\x81\207\141 X64,SM
2002-04-30 20:51:32 +00:00
CMP mem,imm8 \300\1\x80\207\21 8086,SM
2002-04-30 21:06:37 +00:00
CMP mem,imm16 \320\300\134\1\x81\207\131 8086,SM
CMP mem,imm32 \321\300\144\1\x81\207\141 386,SM
2002-04-30 20:57:59 +00:00
CMPSB void \332\1\xA6 8086
CMPSD void \332\321\1\xA7 386
CMPSQ void \332\324\1\xA7 X64
2002-04-30 20:57:59 +00:00
CMPSW void \332\320\1\xA7 8086
2002-04-30 20:52:08 +00:00
CMPXCHG mem,reg8 \300\2\x0F\xB0\101 PENT,SM
CMPXCHG reg8,reg8 \2\x0F\xB0\101 PENT
2002-04-30 20:52:08 +00:00
CMPXCHG mem,reg16 \320\300\2\x0F\xB1\101 PENT,SM
CMPXCHG reg16,reg16 \320\2\x0F\xB1\101 PENT
2002-04-30 20:52:08 +00:00
CMPXCHG mem,reg32 \321\300\2\x0F\xB1\101 PENT,SM
CMPXCHG reg32,reg32 \321\2\x0F\xB1\101 PENT
CMPXCHG mem,reg64 \324\300\2\x0F\xB1\101 X64,SM
CMPXCHG reg64,reg64 \324\2\x0F\xB1\101 X64
2002-04-30 20:52:08 +00:00
CMPXCHG486 mem,reg8 \300\2\x0F\xA6\101 486,SM,UNDOC
CMPXCHG486 reg8,reg8 \2\x0F\xA6\101 486,UNDOC
2002-04-30 20:52:08 +00:00
CMPXCHG486 mem,reg16 \320\300\2\x0F\xA7\101 486,SM,UNDOC
CMPXCHG486 reg16,reg16 \320\2\x0F\xA7\101 486,UNDOC
2002-04-30 20:52:08 +00:00
CMPXCHG486 mem,reg32 \321\300\2\x0F\xA7\101 486,SM,UNDOC
CMPXCHG486 reg32,reg32 \321\2\x0F\xA7\101 486,UNDOC
2002-04-30 20:51:32 +00:00
CMPXCHG8B mem \300\2\x0F\xC7\201 PENT
CMPXCHG16B mem \324\300\2\x0F\xC7\201 X64
2002-04-30 20:51:32 +00:00
CPUID void \2\x0F\xA2 PENT
CQO void \324\1\x99 X64
2002-04-30 20:51:32 +00:00
CWD void \320\1\x99 8086
CWDE void \321\1\x98 386
DAA void \1\x27 8086,NOLONG
DAS void \1\x2F 8086,NOLONG
2002-04-30 20:51:32 +00:00
DB ignore ignore ignore
DD ignore ignore ignore
DEC reg16 \320\10\x48 8086,NOLONG
DEC reg32 \321\10\x48 386,NOLONG
2002-04-30 20:51:32 +00:00
DEC rm8 \300\1\xFE\201 8086
DEC rm16 \320\300\1\xFF\201 8086
DEC rm32 \321\300\1\xFF\201 386
DEC rm64 \324\300\1\xFF\201 X64
2002-04-30 20:51:32 +00:00
DIV rm8 \300\1\xF6\206 8086
DIV rm16 \320\300\1\xF7\206 8086
DIV rm32 \321\300\1\xF7\206 386
DIV rm64 \324\300\1\xF7\206 X64
2002-04-30 20:51:32 +00:00
DQ ignore ignore ignore
DT ignore ignore ignore
DW ignore ignore ignore
EMMS void \2\x0F\x77 PENT,MMX
ENTER imm,imm \1\xC8\30\25 186
EQU imm \0 8086
EQU imm:imm \0 8086
F2XM1 void \2\xD9\xF0 8086,FPU
FABS void \2\xD9\xE1 8086,FPU
FADD mem32 \300\1\xD8\200 8086,FPU
FADD mem64 \300\1\xDC\200 8086,FPU
FADD fpureg|to \1\xDC\10\xC0 8086,FPU
FADD fpureg \1\xD8\10\xC0 8086,FPU
FADD fpureg,fpu0 \1\xDC\10\xC0 8086,FPU
FADD fpu0,fpureg \1\xD8\11\xC0 8086,FPU
FADDP fpureg \1\xDE\10\xC0 8086,FPU
FADDP fpureg,fpu0 \1\xDE\10\xC0 8086,FPU
FBLD mem80 \300\1\xDF\204 8086,FPU
2002-04-30 20:52:08 +00:00
FBLD mem \300\1\xDF\204 8086,FPU
2002-04-30 20:51:32 +00:00
FBSTP mem80 \300\1\xDF\206 8086,FPU
2002-04-30 20:52:08 +00:00
FBSTP mem \300\1\xDF\206 8086,FPU
2002-04-30 20:51:32 +00:00
FCHS void \2\xD9\xE0 8086,FPU
2002-04-30 20:52:49 +00:00
FCLEX void \3\x9B\xDB\xE2 8086,FPU
2002-04-30 20:51:32 +00:00
FCMOVB fpureg \1\xDA\10\xC0 P6,FPU
FCMOVB fpu0,fpureg \1\xDA\11\xC0 P6,FPU
FCMOVBE fpureg \1\xDA\10\xD0 P6,FPU
FCMOVBE fpu0,fpureg \1\xDA\11\xD0 P6,FPU
FCMOVE fpureg \1\xDA\10\xC8 P6,FPU
FCMOVE fpu0,fpureg \1\xDA\11\xC8 P6,FPU
FCMOVNB fpureg \1\xDB\10\xC0 P6,FPU
FCMOVNB fpu0,fpureg \1\xDB\11\xC0 P6,FPU
FCMOVNBE fpureg \1\xDB\10\xD0 P6,FPU
FCMOVNBE fpu0,fpureg \1\xDB\11\xD0 P6,FPU
FCMOVNE fpureg \1\xDB\10\xC8 P6,FPU
FCMOVNE fpu0,fpureg \1\xDB\11\xC8 P6,FPU
FCMOVNU fpureg \1\xDB\10\xD8 P6,FPU
FCMOVNU fpu0,fpureg \1\xDB\11\xD8 P6,FPU
FCMOVU fpureg \1\xDA\10\xD8 P6,FPU
FCMOVU fpu0,fpureg \1\xDA\11\xD8 P6,FPU
FCOM mem32 \300\1\xD8\202 8086,FPU
FCOM mem64 \300\1\xDC\202 8086,FPU
FCOM fpureg \1\xD8\10\xD0 8086,FPU
FCOM fpu0,fpureg \1\xD8\11\xD0 8086,FPU
FCOMI fpureg \1\xDB\10\xF0 P6,FPU
FCOMI fpu0,fpureg \1\xDB\11\xF0 P6,FPU
FCOMIP fpureg \1\xDF\10\xF0 P6,FPU
FCOMIP fpu0,fpureg \1\xDF\11\xF0 P6,FPU
FCOMP mem32 \300\1\xD8\203 8086,FPU
FCOMP mem64 \300\1\xDC\203 8086,FPU
FCOMP fpureg \1\xD8\10\xD8 8086,FPU
FCOMP fpu0,fpureg \1\xD8\11\xD8 8086,FPU
FCOMPP void \2\xDE\xD9 8086,FPU
FCOS void \2\xD9\xFF 386,FPU
FDECSTP void \2\xD9\xF6 8086,FPU
2002-04-30 20:52:49 +00:00
FDISI void \3\x9B\xDB\xE1 8086,FPU
2002-04-30 20:51:32 +00:00
FDIV mem32 \300\1\xD8\206 8086,FPU
FDIV mem64 \300\1\xDC\206 8086,FPU
2002-04-30 20:52:08 +00:00
FDIV fpureg|to \1\xDC\10\xF8 8086,FPU
FDIV fpureg,fpu0 \1\xDC\10\xF8 8086,FPU
2002-04-30 20:51:32 +00:00
FDIV fpureg \1\xD8\10\xF0 8086,FPU
FDIV fpu0,fpureg \1\xD8\11\xF0 8086,FPU
2002-04-30 20:51:53 +00:00
FDIVP fpureg,fpu0 \1\xDE\10\xF8 8086,FPU
FDIVP fpureg \1\xDE\10\xF8 8086,FPU
2002-04-30 20:51:32 +00:00
FDIVR mem32 \300\1\xD8\207 8086,FPU
FDIVR mem64 \300\1\xDC\207 8086,FPU
2002-04-30 20:52:08 +00:00
FDIVR fpureg|to \1\xDC\10\xF0 8086,FPU
FDIVR fpureg,fpu0 \1\xDC\10\xF0 8086,FPU
2002-04-30 20:51:32 +00:00
FDIVR fpureg \1\xD8\10\xF8 8086,FPU
FDIVR fpu0,fpureg \1\xD8\11\xF8 8086,FPU
2002-04-30 20:51:53 +00:00
FDIVRP fpureg \1\xDE\10\xF0 8086,FPU
FDIVRP fpureg,fpu0 \1\xDE\10\xF0 8086,FPU
2002-04-30 20:56:43 +00:00
FEMMS void \2\x0F\x0E PENT,3DNOW
2002-04-30 20:52:49 +00:00
FENI void \3\x9B\xDB\xE0 8086,FPU
2002-04-30 20:51:32 +00:00
FFREE fpureg \1\xDD\10\xC0 8086,FPU
2002-04-30 21:07:51 +00:00
FFREEP fpureg \1\xDF\10\xC0 286,FPU,UNDOC
2002-04-30 20:51:32 +00:00
FIADD mem32 \300\1\xDA\200 8086,FPU
FIADD mem16 \300\1\xDE\200 8086,FPU
FICOM mem32 \300\1\xDA\202 8086,FPU
FICOM mem16 \300\1\xDE\202 8086,FPU
FICOMP mem32 \300\1\xDA\203 8086,FPU
FICOMP mem16 \300\1\xDE\203 8086,FPU
FIDIV mem32 \300\1\xDA\206 8086,FPU
FIDIV mem16 \300\1\xDE\206 8086,FPU
FIDIVR mem32 \300\1\xDA\207 8086,FPU
FIDIVR mem16 \300\1\xDE\207 8086,FPU
FILD mem32 \300\1\xDB\200 8086,FPU
FILD mem16 \300\1\xDF\200 8086,FPU
FILD mem64 \300\1\xDF\205 8086,FPU
FIMUL mem32 \300\1\xDA\201 8086,FPU
FIMUL mem16 \300\1\xDE\201 8086,FPU
FINCSTP void \2\xD9\xF7 8086,FPU
2002-04-30 20:52:49 +00:00
FINIT void \3\x9B\xDB\xE3 8086,FPU
2002-04-30 20:51:32 +00:00
FIST mem32 \300\1\xDB\202 8086,FPU
FIST mem16 \300\1\xDF\202 8086,FPU
FISTP mem32 \300\1\xDB\203 8086,FPU
FISTP mem16 \300\1\xDF\203 8086,FPU
FISTP mem64 \300\1\xDF\207 8086,FPU
FISTTP mem32 \300\1\xDD\201 PRESCOTT,FPU
FISTTP mem16 \300\1\xDB\201 PRESCOTT,FPU
FISTTP mem64 \300\1\xDF\201 PRESCOTT,FPU
2002-04-30 20:51:32 +00:00
FISUB mem32 \300\1\xDA\204 8086,FPU
FISUB mem16 \300\1\xDE\204 8086,FPU
FISUBR mem32 \300\1\xDA\205 8086,FPU
FISUBR mem16 \300\1\xDE\205 8086,FPU
FLD mem32 \300\1\xD9\200 8086,FPU
FLD mem64 \300\1\xDD\200 8086,FPU
FLD mem80 \300\1\xDB\205 8086,FPU
FLD fpureg \1\xD9\10\xC0 8086,FPU
FLD1 void \2\xD9\xE8 8086,FPU
2002-04-30 20:52:08 +00:00
FLDCW mem \300\1\xD9\205 8086,FPU,SW
2002-04-30 20:51:32 +00:00
FLDENV mem \300\1\xD9\204 8086,FPU
FLDL2E void \2\xD9\xEA 8086,FPU
FLDL2T void \2\xD9\xE9 8086,FPU
FLDLG2 void \2\xD9\xEC 8086,FPU
FLDLN2 void \2\xD9\xED 8086,FPU
FLDPI void \2\xD9\xEB 8086,FPU
FLDZ void \2\xD9\xEE 8086,FPU
FMUL mem32 \300\1\xD8\201 8086,FPU
FMUL mem64 \300\1\xDC\201 8086,FPU
FMUL fpureg|to \1\xDC\10\xC8 8086,FPU
FMUL fpureg,fpu0 \1\xDC\10\xC8 8086,FPU
FMUL fpureg \1\xD8\10\xC8 8086,FPU
FMUL fpu0,fpureg \1\xD8\11\xC8 8086,FPU
FMULP fpureg \1\xDE\10\xC8 8086,FPU
FMULP fpureg,fpu0 \1\xDE\10\xC8 8086,FPU
2002-04-30 20:52:49 +00:00
FNCLEX void \2\xDB\xE2 8086,FPU
FNDISI void \2\xDB\xE1 8086,FPU
FNENI void \2\xDB\xE0 8086,FPU
FNINIT void \2\xDB\xE3 8086,FPU
2002-04-30 20:51:32 +00:00
FNOP void \2\xD9\xD0 8086,FPU
2002-04-30 20:52:49 +00:00
FNSAVE mem \300\1\xDD\206 8086,FPU
FNSTCW mem \300\1\xD9\207 8086,FPU,SW
FNSTENV mem \300\1\xD9\206 8086,FPU
FNSTSW mem \300\1\xDD\207 8086,FPU,SW
FNSTSW reg_ax \2\xDF\xE0 286,FPU
2002-04-30 20:51:32 +00:00
FPATAN void \2\xD9\xF3 8086,FPU
FPREM void \2\xD9\xF8 8086,FPU
FPREM1 void \2\xD9\xF5 386,FPU
FPTAN void \2\xD9\xF2 8086,FPU
FRNDINT void \2\xD9\xFC 8086,FPU
FRSTOR mem \300\1\xDD\204 8086,FPU
2002-04-30 20:52:49 +00:00
FSAVE mem \300\2\x9B\xDD\206 8086,FPU
2002-04-30 20:51:32 +00:00
FSCALE void \2\xD9\xFD 8086,FPU
FSETPM void \2\xDB\xE4 286,FPU
FSIN void \2\xD9\xFE 386,FPU
FSINCOS void \2\xD9\xFB 386,FPU
FSQRT void \2\xD9\xFA 8086,FPU
FST mem32 \300\1\xD9\202 8086,FPU
FST mem64 \300\1\xDD\202 8086,FPU
FST fpureg \1\xDD\10\xD0 8086,FPU
2002-04-30 20:52:49 +00:00
FSTCW mem \300\2\x9B\xD9\207 8086,FPU,SW
FSTENV mem \300\2\x9B\xD9\206 8086,FPU
2002-04-30 20:51:32 +00:00
FSTP mem32 \300\1\xD9\203 8086,FPU
FSTP mem64 \300\1\xDD\203 8086,FPU
FSTP mem80 \300\1\xDB\207 8086,FPU
FSTP fpureg \1\xDD\10\xD8 8086,FPU
2002-04-30 20:52:49 +00:00
FSTSW mem \300\2\x9B\xDD\207 8086,FPU,SW
FSTSW reg_ax \3\x9B\xDF\xE0 286,FPU
2002-04-30 20:51:32 +00:00
FSUB mem32 \300\1\xD8\204 8086,FPU
FSUB mem64 \300\1\xDC\204 8086,FPU
2002-04-30 20:52:08 +00:00
FSUB fpureg|to \1\xDC\10\xE8 8086,FPU
FSUB fpureg,fpu0 \1\xDC\10\xE8 8086,FPU
2002-04-30 20:51:32 +00:00
FSUB fpureg \1\xD8\10\xE0 8086,FPU
FSUB fpu0,fpureg \1\xD8\11\xE0 8086,FPU
2002-04-30 20:51:53 +00:00
FSUBP fpureg \1\xDE\10\xE8 8086,FPU
FSUBP fpureg,fpu0 \1\xDE\10\xE8 8086,FPU
2002-04-30 20:51:32 +00:00
FSUBR mem32 \300\1\xD8\205 8086,FPU
FSUBR mem64 \300\1\xDC\205 8086,FPU
2002-04-30 20:52:08 +00:00
FSUBR fpureg|to \1\xDC\10\xE0 8086,FPU
FSUBR fpureg,fpu0 \1\xDC\10\xE0 8086,FPU
2002-04-30 20:51:32 +00:00
FSUBR fpureg \1\xD8\10\xE8 8086,FPU
FSUBR fpu0,fpureg \1\xD8\11\xE8 8086,FPU
2002-04-30 20:51:53 +00:00
FSUBRP fpureg \1\xDE\10\xE0 8086,FPU
FSUBRP fpureg,fpu0 \1\xDE\10\xE0 8086,FPU
2002-04-30 20:51:32 +00:00
FTST void \2\xD9\xE4 8086,FPU
FUCOM fpureg \1\xDD\10\xE0 386,FPU
2002-04-30 20:52:49 +00:00
FUCOM fpu0,fpureg \1\xDD\11\xE0 386,FPU
2002-04-30 20:51:32 +00:00
FUCOMI fpureg \1\xDB\10\xE8 P6,FPU
FUCOMI fpu0,fpureg \1\xDB\11\xE8 P6,FPU
FUCOMIP fpureg \1\xDF\10\xE8 P6,FPU
FUCOMIP fpu0,fpureg \1\xDF\11\xE8 P6,FPU
FUCOMP fpureg \1\xDD\10\xE8 386,FPU
2002-04-30 20:52:49 +00:00
FUCOMP fpu0,fpureg \1\xDD\11\xE8 386,FPU
2002-04-30 20:51:32 +00:00
FUCOMPP void \2\xDA\xE9 386,FPU
FXAM void \2\xD9\xE5 8086,FPU
FXCH void \2\xD9\xC9 8086,FPU
FXCH fpureg \1\xD9\10\xC8 8086,FPU
FXCH fpureg,fpu0 \1\xD9\10\xC8 8086,FPU
FXCH fpu0,fpureg \1\xD9\11\xC8 8086,FPU
FXTRACT void \2\xD9\xF4 8086,FPU
FYL2X void \2\xD9\xF1 8086,FPU
FYL2XP1 void \2\xD9\xF9 8086,FPU
2002-04-30 20:56:43 +00:00
HLT void \1\xF4 8086,PRIV
2002-04-30 20:52:08 +00:00
IBTS mem,reg16 \320\300\2\x0F\xA7\101 386,SW,UNDOC,ND
IBTS reg16,reg16 \320\2\x0F\xA7\101 386,UNDOC,ND
2002-04-30 20:52:08 +00:00
IBTS mem,reg32 \321\300\2\x0F\xA7\101 386,SD,UNDOC,ND
IBTS reg32,reg32 \321\2\x0F\xA7\101 386,UNDOC,ND
2002-04-30 20:55:37 +00:00
ICEBP void \1\xF1 386,ND
2002-04-30 20:51:32 +00:00
IDIV rm8 \300\1\xF6\207 8086
IDIV rm16 \320\300\1\xF7\207 8086
IDIV rm32 \321\300\1\xF7\207 386
IDIV rm64 \324\300\1\xF7\207 X64
2002-04-30 20:51:32 +00:00
IMUL rm8 \300\1\xF6\205 8086
IMUL rm16 \320\300\1\xF7\205 8086
IMUL rm32 \321\300\1\xF7\205 386
IMUL rm64 \324\300\1\xF7\205 X64
2002-04-30 20:51:32 +00:00
IMUL reg16,mem \320\301\2\x0F\xAF\110 386,SM
2002-04-30 20:59:21 +00:00
IMUL reg16,reg16 \320\2\x0F\xAF\110 386
2002-04-30 20:51:32 +00:00
IMUL reg32,mem \321\301\2\x0F\xAF\110 386,SM
2002-04-30 20:59:21 +00:00
IMUL reg32,reg32 \321\2\x0F\xAF\110 386
IMUL reg64,mem \324\301\2\x0F\xAF\110 X64,SM
IMUL reg64,reg64 \324\2\x0F\xAF\110 X64
2002-04-30 20:59:21 +00:00
IMUL reg16,mem,imm8 \320\301\1\x6B\110\16 186,SM
2002-04-30 21:06:37 +00:00
IMUL reg16,mem,sbyte \320\301\1\x6B\110\16 186,SM,ND
IMUL reg16,mem,imm16 \320\301\1\x69\110\32 186,SM
IMUL reg16,mem,imm \320\301\135\1\x69\110\132 186,SM,ND
2002-04-30 21:01:38 +00:00
IMUL reg16,reg16,imm8 \320\1\x6B\110\16 186
2002-04-30 21:06:37 +00:00
IMUL reg16,reg16,sbyte \320\1\x6B\110\16 186,SM,ND
IMUL reg16,reg16,imm16 \320\1\x69\110\32 186
IMUL reg16,reg16,imm \320\135\1\x69\110\132 186,SM,ND
2002-04-30 20:51:32 +00:00
IMUL reg32,mem,imm8 \321\301\1\x6B\110\16 386,SM
2002-04-30 21:06:37 +00:00
IMUL reg32,mem,sbyte \321\301\1\x6B\110\16 386,SM,ND
IMUL reg32,mem,imm32 \321\301\1\x69\110\42 386,SM
IMUL reg32,mem,imm \321\301\145\1\x69\110\142 386,SM,ND
2002-04-30 20:59:21 +00:00
IMUL reg32,reg32,imm8 \321\1\x6B\110\16 386
2002-04-30 21:06:37 +00:00
IMUL reg32,reg32,sbyte \321\1\x6B\110\16 386,SM,ND
IMUL reg32,reg32,imm32 \321\1\x69\110\42 386
IMUL reg32,reg32,imm \321\145\1\x69\110\142 386,SM,ND
IMUL reg64,mem,imm8 \324\301\1\x6B\110\16 X64,SM
IMUL reg64,mem,sbyte \324\301\1\x6B\110\16 X64,SM,ND
IMUL reg64,mem,imm32 \324\301\1\x69\110\42 X64,SM
IMUL reg64,mem,imm \324\301\145\1\x69\110\142 X64,SM,ND
IMUL reg64,reg64,imm8 \324\1\x6B\110\16 X64
IMUL reg64,reg64,sbyte \324\1\x6B\110\16 X64,SM,ND
IMUL reg64,reg64,imm32 \324\1\x69\110\42 X64
IMUL reg64,reg64,imm \324\145\1\x69\110\142 X64,SM,ND
2002-04-30 20:59:21 +00:00
IMUL reg16,imm8 \320\1\x6B\100\15 186
2002-04-30 21:06:37 +00:00
IMUL reg16,sbyte \320\1\x6B\100\15 186,SM,ND
IMUL reg16,imm16 \320\1\x69\100\31 186
IMUL reg16,imm \320\134\1\x69\100\131 186,SM,ND
2002-04-30 20:51:32 +00:00
IMUL reg32,imm8 \321\1\x6B\100\15 386
2002-04-30 21:06:37 +00:00
IMUL reg32,sbyte \321\1\x6B\100\15 386,SM,ND
IMUL reg32,imm32 \321\1\x69\100\41 386
IMUL reg32,imm \321\144\1\x69\100\141 386,SM,ND
IMUL reg64,sbyte \324\1\x6B\100\15 X64,SM,ND
IMUL reg64,imm32 \324\1\x69\100\41 X64
IMUL reg64,imm \324\144\1\x69\100\141 X64,SM,ND
2002-04-30 20:55:37 +00:00
IN reg_al,imm \1\xE4\25 8086,SB
IN reg_ax,imm \320\1\xE5\25 8086,SB
IN reg_eax,imm \321\1\xE5\25 386,SB
2002-04-30 20:51:32 +00:00
IN reg_al,reg_dx \1\xEC 8086
IN reg_ax,reg_dx \320\1\xED 8086
IN reg_eax,reg_dx \321\1\xED 386
INC reg16 \320\10\x40 8086,NOLONG
INC reg32 \321\10\x40 386,NOLONG
2002-04-30 20:51:32 +00:00
INC rm8 \300\1\xFE\200 8086
INC rm16 \320\300\1\xFF\200 8086
INC rm32 \321\300\1\xFF\200 386
INC rm64 \324\300\1\xFF\200 X64
2002-04-30 20:52:08 +00:00
INCBIN ignore ignore ignore
2002-04-30 20:51:32 +00:00
INSB void \1\x6C 186
INSD void \321\1\x6D 386
INSW void \320\1\x6D 186
2002-04-30 20:55:37 +00:00
INT imm \1\xCD\24 8086,SB
INT01 void \1\xF1 386,ND
INT1 void \1\xF1 386
INT03 void \1\xCC 8086,ND
2002-04-30 20:51:32 +00:00
INT3 void \1\xCC 8086
INTO void \1\xCE 8086,NOLONG
2002-04-30 20:56:43 +00:00
INVD void \2\x0F\x08 486,PRIV
INVLPG mem \300\2\x0F\x01\207 486,PRIV
INVLPGA void \3\x0F\x01\xDF X64,AMD
2002-04-30 20:52:08 +00:00
IRET void \322\1\xCF 8086
2002-04-30 20:51:32 +00:00
IRETD void \321\1\xCF 386
IRETQ void \324\1\xCF X64
2002-04-30 20:51:32 +00:00
IRETW void \320\1\xCF 8086
JCXZ imm \310\1\xE3\50 8086,NOLONG
2002-04-30 21:00:33 +00:00
JECXZ imm \311\1\xE3\50 386
2002-04-30 20:51:32 +00:00
JMP imm|short \1\xEB\50 8086
2002-04-30 21:06:37 +00:00
JMP imm \371\1\xEB\50 8086,ND
2002-04-30 20:51:32 +00:00
JMP imm \322\1\xE9\64 8086
2002-04-30 20:57:59 +00:00
JMP imm|near \322\1\xE9\64 8086,ND
JMP imm|far \322\1\xEA\34\37 8086,ND,NOLONG
2002-04-30 20:57:59 +00:00
JMP imm16 \320\1\xE9\64 8086
JMP imm16|near \320\1\xE9\64 8086,ND
JMP imm16|far \320\1\xEA\34\37 8086,ND,NOLONG
JMP imm32 \321\1\xE9\64 386
JMP imm32|near \321\1\xE9\64 386,ND
JMP imm32|far \321\1\xEA\34\37 386,ND,NOLONG
JMP imm:imm \322\1\xEA\35\30 8086,NOLONG
JMP imm16:imm \320\1\xEA\31\30 8086,NOLONG
JMP imm:imm16 \320\1\xEA\31\30 8086,NOLONG
JMP imm32:imm \321\1\xEA\41\30 386,NOLONG
JMP imm:imm32 \321\1\xEA\41\30 386,NOLONG
2002-04-30 20:51:32 +00:00
JMP mem|far \322\300\1\xFF\205 8086
JMP mem16|far \320\300\1\xFF\205 8086
JMP mem32|far \321\300\1\xFF\205 386
JMP mem|near \322\300\1\xFF\204 8086
JMP mem16|near \320\300\1\xFF\204 8086
JMP mem32|near \321\300\1\xFF\204 386,NOLONG
JMP mem64|near \324\300\1\xFF\204 X64
2002-04-30 20:51:32 +00:00
JMP reg16 \320\300\1\xFF\204 8086
JMP reg32 \321\300\1\xFF\204 386,NOLONG
JMP reg64 \324\300\1\xFF\204 X64
2002-04-30 20:51:32 +00:00
JMP mem \322\300\1\xFF\204 8086
JMP mem16 \320\300\1\xFF\204 8086
JMP mem32 \321\300\1\xFF\204 386,NOLONG
JMP mem64 \324\300\1\xFF\204 X64
2002-05-28 01:25:06 +00:00
JMPE imm \322\2\x0F\xB8\64 IA64
JMPE imm16 \320\2\x0F\xB8\64 IA64
JMPE imm32 \321\2\x0F\xB8\64 IA64
JMPE rm16 \320\2\x0F\x00\206 IA64
JMPE rm32 \321\2\x0F\x00\206 IA64
JRCXZ imm \300\1\xE3\50 X64
2002-04-30 20:51:32 +00:00
LAHF void \1\x9F 8086
2002-04-30 20:56:43 +00:00
LAR reg16,mem \320\301\2\x0F\x02\110 286,PROT,SM
LAR reg16,reg16 \320\2\x0F\x02\110 286,PROT
LAR reg32,mem \321\301\2\x0F\x02\110 386,PROT,SM
LAR reg32,reg32 \321\2\x0F\x02\110 386,PROT
LAR reg64,mem \324\301\2\x0F\x02\110 X64,SM
LAR reg64,reg64 \324\2\x0F\x02\110 X64,PROT
LDS reg16,mem \320\301\1\xC5\110 8086,NOLONG
LDS reg32,mem \321\301\1\xC5\110 386,NOLONG
2002-04-30 20:51:32 +00:00
LEA reg16,mem \320\301\1\x8D\110 8086
LEA reg32,mem \321\301\1\x8D\110 386
LEA reg64,mem \324\301\1\x8D\110 X64
2002-04-30 20:51:32 +00:00
LEAVE void \1\xC9 186
LES reg16,mem \320\301\1\xC4\110 8086,NOLONG
LES reg32,mem \321\301\1\xC4\110 386,NOLONG
LFENCE void \3\x0F\xAE\xE8 X64,AMD
2002-04-30 20:51:32 +00:00
LFS reg16,mem \320\301\2\x0F\xB4\110 386
LFS reg32,mem \321\301\2\x0F\xB4\110 386
LGDT mem \300\2\x0F\x01\202 286,PRIV
LGS reg16,mem \320\301\2\x0F\xB5\110 386
LGS reg32,mem \321\301\2\x0F\xB5\110 386
LIDT mem \300\2\x0F\x01\203 286,PRIV
2002-04-30 20:56:43 +00:00
LLDT mem \300\1\x0F\17\202 286,PROT,PRIV
LLDT mem16 \300\1\x0F\17\202 286,PROT,PRIV
LLDT reg16 \1\x0F\17\202 286,PROT,PRIV
2002-04-30 20:51:32 +00:00
LMSW mem \300\2\x0F\x01\206 286,PRIV
LMSW mem16 \300\2\x0F\x01\206 286,PRIV
LMSW reg16 \2\x0F\x01\206 286,PRIV
2002-04-30 20:51:32 +00:00
LOADALL void \2\x0F\x07 386,UNDOC
2002-04-30 20:52:08 +00:00
LOADALL286 void \2\x0F\x05 286,UNDOC
2002-04-30 20:51:32 +00:00
LODSB void \1\xAC 8086
LODSD void \321\1\xAD 386
LODSQ void \324\1\xAD X64
2002-04-30 20:51:32 +00:00
LODSW void \320\1\xAD 8086
LOOP imm \312\1\xE2\50 8086
LOOP imm,reg_cx \310\1\xE2\50 8086,NOLONG
2002-04-30 20:51:32 +00:00
LOOP imm,reg_ecx \311\1\xE2\50 386
LOOP imm,reg_rcx \313\1\xE2\50 X64
2002-04-30 20:51:32 +00:00
LOOPE imm \312\1\xE1\50 8086
LOOPE imm,reg_cx \310\1\xE1\50 8086,NOLONG
2002-04-30 20:51:32 +00:00
LOOPE imm,reg_ecx \311\1\xE1\50 386
LOOPE imm,reg_rcx \313\1\xE1\50 X64
2002-04-30 20:51:32 +00:00
LOOPNE imm \312\1\xE0\50 8086
LOOPNE imm,reg_cx \310\1\xE0\50 8086,NOLONG
2002-04-30 20:51:32 +00:00
LOOPNE imm,reg_ecx \311\1\xE0\50 386
LOOPNE imm,reg_rcx \313\1\xE0\50 X64
2002-04-30 20:51:32 +00:00
LOOPNZ imm \312\1\xE0\50 8086
LOOPNZ imm,reg_cx \310\1\xE0\50 8086,NOLONG
2002-04-30 20:51:32 +00:00
LOOPNZ imm,reg_ecx \311\1\xE0\50 386
LOOPNZ imm,reg_rcx \313\1\xE0\50 X64
2002-04-30 20:51:32 +00:00
LOOPZ imm \312\1\xE1\50 8086
LOOPZ imm,reg_cx \310\1\xE1\50 8086,NOLONG
2002-04-30 20:51:32 +00:00
LOOPZ imm,reg_ecx \311\1\xE1\50 386
LOOPZ imm,reg_rcx \313\1\xE1\50 X64
2002-04-30 20:56:43 +00:00
LSL reg16,mem \320\301\2\x0F\x03\110 286,PROT,SM
LSL reg16,reg16 \320\2\x0F\x03\110 286,PROT
LSL reg32,mem \321\301\2\x0F\x03\110 386,PROT,SM
LSL reg32,reg32 \321\2\x0F\x03\110 386,PROT
LSL reg64,mem \324\301\2\x0F\x03\110 X64,SM
LSL reg64,reg64 \324\2\x0F\x03\110 X64,PROT
2002-04-30 20:51:32 +00:00
LSS reg16,mem \320\301\2\x0F\xB2\110 386
LSS reg32,mem \321\301\2\x0F\xB2\110 386
2002-04-30 20:56:43 +00:00
LTR mem \300\1\x0F\17\203 286,PROT,PRIV
LTR mem16 \300\1\x0F\17\203 286,PROT,PRIV,NOLONG
LTR reg16 \1\x0F\17\203 286,PROT,PRIV,NOLONG
MFENCE void \3\x0F\xAE\xF0 X64,AMD
MONITOR void \3\x0F\x01\xC8 PRESCOTT
MONITOR reg_eax,reg_ecx,reg_edx \3\x0F\x01\xC8 PRESCOTT,ND
MOV mem,reg_sreg \300\1\x8C\101 8086,SM
MOV reg16,reg_sreg \320\1\x8C\101 8086
MOV reg32,reg_sreg \321\1\x8C\101 386
MOV reg_sreg,mem \301\1\x8E\110 8086,SM
MOV reg_sreg,reg16 \1\x8E\110 8086
MOV reg_sreg,reg32 \1\x8E\110 386
MOV reg_al,mem_offs \301\1\xA0\45 8086,SM
MOV reg_ax,mem_offs \301\320\1\xA1\45 8086,SM
2007-04-16 18:16:46 +00:00
MOV reg_eax,mem_offs \301\321\1\xA1\45 386,SM
MOV reg_rax,mem_offs \301\324\1\xA1\45 X64,SM
MOV mem_offs,reg_al \300\1\xA2\44 8086,SM
MOV mem_offs,reg_ax \300\320\1\xA3\44 8086,SM
2007-04-16 18:16:46 +00:00
MOV mem_offs,reg_eax \300\321\1\xA3\44 386,SM
MOV mem_offs,reg_rax \300\324\1\xA3\44 X64,SM
MOV reg32,reg_creg \334\2\x0F\x20\101 386,PRIV,NOLONG
MOV reg64,reg_creg \323\2\x0F\x20\101 X64,PRIV
MOV reg_creg,reg32 \334\2\x0F\x22\110 386,PRIV,NOLONG
MOV reg_creg,reg64 \323\2\x0F\x22\110 X64,PRIV
MOV reg32,reg_dreg \2\x0F\x21\101 386,PRIV
MOV reg64,reg_dreg \323\2\x0F\x21\101 X64,PRIV
2002-04-30 20:56:43 +00:00
MOV reg_dreg,reg32 \2\x0F\x23\110 386,PRIV
MOV reg_dreg,reg64 \323\2\x0F\x23\110 X64,PRIV
MOV reg32,reg_treg \2\x0F\x24\101 386,NOLONG
MOV reg_treg,reg32 \2\x0F\x26\110 386,NOLONG
2002-04-30 20:51:32 +00:00
MOV mem,reg8 \300\1\x88\101 8086,SM
MOV reg8,reg8 \1\x88\101 8086
2002-04-30 20:51:32 +00:00
MOV mem,reg16 \320\300\1\x89\101 8086,SM
MOV reg16,reg16 \320\1\x89\101 8086
2002-04-30 20:51:32 +00:00
MOV mem,reg32 \321\300\1\x89\101 386,SM
MOV reg32,reg32 \321\1\x89\101 386
MOV mem,reg64 \324\300\1\x89\101 X64,SM
MOV reg64,reg64 \324\1\x89\101 X64
2002-04-30 20:51:32 +00:00
MOV reg8,mem \301\1\x8A\110 8086,SM
MOV reg8,reg8 \1\x8A\110 8086
2002-04-30 20:51:32 +00:00
MOV reg16,mem \320\301\1\x8B\110 8086,SM
MOV reg16,reg16 \320\1\x8B\110 8086
2002-04-30 20:51:32 +00:00
MOV reg32,mem \321\301\1\x8B\110 386,SM
MOV reg32,reg32 \321\1\x8B\110 386
MOV reg64,mem \324\301\1\x8B\110 X64,SM
MOV reg64,reg64 \324\1\x8B\110 X64
2002-04-30 20:51:32 +00:00
MOV reg8,imm \10\xB0\21 8086,SM
MOV reg16,imm \320\10\xB8\31 8086,SM
MOV reg32,imm \321\10\xB8\41 386,SM
MOV reg64,imm \324\10\xB8\55 X64,SM
2002-04-30 20:51:32 +00:00
MOV rm8,imm \300\1\xC6\200\21 8086,SM
MOV rm16,imm \320\300\1\xC7\200\31 8086,SM
MOV rm32,imm \321\300\1\xC7\200\41 386,SM
MOV rm64,imm \324\300\1\xC7\200\41 X64,SM
2002-04-30 20:51:32 +00:00
MOV mem,imm8 \300\1\xC6\200\21 8086,SM
MOV mem,imm16 \320\300\1\xC7\200\31 8086,SM
MOV mem,imm32 \321\300\1\xC7\200\41 386,SM
MOVD mmxreg,mem \301\2\x0F\x6E\110 PENT,MMX,SD
MOVD mmxreg,reg32 \2\x0F\x6E\110 PENT,MMX
MOVD mem,mmxreg \300\2\x0F\x7E\101 PENT,MMX,SD
MOVD reg32,mmxreg \2\x0F\x7E\101 PENT,MMX
MOVD xmmreg,mem \320\301\2\x0F\x6E\110 X64,SD
MOVD xmmreg,reg32 \320\2\x0F\x6E\110 X64
MOVD mem,xmmreg \320\300\2\x0F\x7E\101 X64,SD
MOVD reg32,xmmreg \320\2\x0F\x7E\101 X64,SSE
MOVQ mmxreg,mem \301\2\x0F\x6F\110 PENT,MMX,SQ
2002-04-30 20:51:32 +00:00
MOVQ mmxreg,mmxreg \2\x0F\x6F\110 PENT,MMX
MOVQ mem,mmxreg \300\2\x0F\x7F\101 PENT,MMX,SQ
2002-04-30 20:51:32 +00:00
MOVQ mmxreg,mmxreg \2\x0F\x7F\101 PENT,MMX
MOVQ mmxreg,rm64 \2\x0F\x6E\110 X64,MMX
MOVQ rm64,mmxreg \2\x0F\x7E\101 X64,MMX
2002-04-30 20:51:32 +00:00
MOVSB void \1\xA4 8086
MOVSD void \321\1\xA5 386
MOVSQ void \324\1\xA5 X64
2002-04-30 20:51:32 +00:00
MOVSW void \320\1\xA5 8086
MOVSX reg16,mem \320\301\2\x0F\xBE\110 386,SB
MOVSX reg16,reg8 \320\2\x0F\xBE\110 386
2002-04-30 20:51:32 +00:00
MOVSX reg32,rm8 \321\301\2\x0F\xBE\110 386
MOVSX reg32,rm16 \321\301\2\x0F\xBF\110 386
MOVSX reg64,rm8 \324\301\2\x0F\xBE\110 X64
MOVSX reg64,rm16 \324\301\2\x0F\xBF\110 X64
MOVSX reg64,rm32 \324\301\1\x63\110 X64
2002-04-30 20:51:32 +00:00
MOVZX reg16,mem \320\301\2\x0F\xB6\110 386,SB
MOVZX reg16,reg8 \320\2\x0F\xB6\110 386
2002-04-30 20:51:32 +00:00
MOVZX reg32,rm8 \321\301\2\x0F\xB6\110 386
MOVZX reg32,rm16 \321\301\2\x0F\xB7\110 386
MOVZX reg64,rm8 \324\301\2\x0F\xB6\110 X64
MOVZX reg64,rm16 \324\301\2\x0F\xB7\110 X64
2002-04-30 20:51:32 +00:00
MUL rm8 \300\1\xF6\204 8086
MUL rm16 \320\300\1\xF7\204 8086
MUL rm32 \321\300\1\xF7\204 386
MUL rm64 \324\300\1\xF7\204 X64
MWAIT void \3\x0F\x01\xC9 PRESCOTT
MWAIT reg_eax,reg_ecx \3\x0F\x01\xC9 PRESCOTT,ND
2002-04-30 20:51:32 +00:00
NEG rm8 \300\1\xF6\203 8086
NEG rm16 \320\300\1\xF7\203 8086
NEG rm32 \321\300\1\xF7\203 386
NEG rm64 \324\300\1\xF7\203 X64
2002-04-30 20:51:32 +00:00
NOP void \1\x90 8086
NOT rm8 \300\1\xF6\202 8086
NOT rm16 \320\300\1\xF7\202 8086
NOT rm32 \321\300\1\xF7\202 386
NOT rm64 \324\300\1\xF7\202 X64
2002-04-30 20:51:32 +00:00
OR mem,reg8 \300\1\x08\101 8086,SM
OR reg8,reg8 \1\x08\101 8086
2002-04-30 20:51:32 +00:00
OR mem,reg16 \320\300\1\x09\101 8086,SM
OR reg16,reg16 \320\1\x09\101 8086
2002-04-30 20:51:32 +00:00
OR mem,reg32 \321\300\1\x09\101 386,SM
OR reg32,reg32 \321\1\x09\101 386
OR mem,reg64 \324\300\1\x09\101 X64,SM
OR reg64,reg64 \324\1\x09\101 X64
2002-04-30 20:51:32 +00:00
OR reg8,mem \301\1\x0A\110 8086,SM
OR reg8,reg8 \1\x0A\110 8086
2002-04-30 20:51:32 +00:00
OR reg16,mem \320\301\1\x0B\110 8086,SM
OR reg16,reg16 \320\1\x0B\110 8086
2002-04-30 20:51:32 +00:00
OR reg32,mem \321\301\1\x0B\110 386,SM
OR reg32,reg32 \321\1\x0B\110 386
OR reg64,mem \324\301\1\x0B\110 X64,SM
OR reg64,reg64 \324\1\x0B\110 X64
2002-04-30 20:51:32 +00:00
OR rm16,imm8 \320\300\1\x83\201\15 8086
OR rm32,imm8 \321\300\1\x83\201\15 386
OR rm64,imm8 \324\300\1\x83\201\15 X64
2002-04-30 20:51:32 +00:00
OR reg_al,imm \1\x0C\21 8086,SM
2002-04-30 21:07:51 +00:00
OR reg_ax,sbyte \320\1\x83\201\15 8086,SM,ND
2002-04-30 20:51:32 +00:00
OR reg_ax,imm \320\1\x0D\31 8086,SM
2002-04-30 21:06:37 +00:00
OR reg_eax,sbyte \321\1\x83\201\15 386,SM,ND
2002-04-30 21:05:55 +00:00
OR reg_eax,imm \321\1\x0D\41 386,SM
OR reg_rax,sbyte \321\1\x83\201\15 X64,SM,ND
OR reg_rax,imm \321\1\x0D\41 X64,SM
2002-04-30 20:51:32 +00:00
OR rm8,imm \300\1\x80\201\21 8086,SM
2002-04-30 21:06:37 +00:00
OR rm16,imm \320\300\134\1\x81\201\131 8086,SM
OR rm32,imm \321\300\144\1\x81\201\141 386,SM
OR rm64,imm \324\300\144\1\x81\201\141 X64,SM
2002-04-30 20:51:32 +00:00
OR mem,imm8 \300\1\x80\201\21 8086,SM
2002-04-30 21:06:37 +00:00
OR mem,imm16 \320\300\134\1\x81\201\131 8086,SM
OR mem,imm32 \321\300\144\1\x81\201\141 386,SM
2002-04-30 20:53:55 +00:00
OUT imm,reg_al \1\xE6\24 8086,SB
OUT imm,reg_ax \320\1\xE7\24 8086,SB
OUT imm,reg_eax \321\1\xE7\24 386,SB
2002-04-30 20:51:32 +00:00
OUT reg_dx,reg_al \1\xEE 8086
OUT reg_dx,reg_ax \320\1\xEF 8086
OUT reg_dx,reg_eax \321\1\xEF 386
OUTSB void \1\x6E 186
OUTSD void \321\1\x6F 386
OUTSW void \320\1\x6F 186
PACKSSDW mmxreg,mem \301\2\x0F\x6B\110 PENT,MMX,SM
PACKSSDW mmxreg,mmxreg \2\x0F\x6B\110 PENT,MMX
PACKSSWB mmxreg,mem \301\2\x0F\x63\110 PENT,MMX,SM
PACKSSWB mmxreg,mmxreg \2\x0F\x63\110 PENT,MMX
PACKUSWB mmxreg,mem \301\2\x0F\x67\110 PENT,MMX,SM
PACKUSWB mmxreg,mmxreg \2\x0F\x67\110 PENT,MMX
PADDB mmxreg,mem \301\2\x0F\xFC\110 PENT,MMX,SM
PADDB mmxreg,mmxreg \2\x0F\xFC\110 PENT,MMX
PADDD mmxreg,mem \301\2\x0F\xFE\110 PENT,MMX,SM
PADDD mmxreg,mmxreg \2\x0F\xFE\110 PENT,MMX
PADDSB mmxreg,mem \301\2\x0F\xEC\110 PENT,MMX,SM
PADDSB mmxreg,mmxreg \2\x0F\xEC\110 PENT,MMX
2002-04-30 20:52:49 +00:00
PADDSIW mmxreg,mem \301\2\x0F\x51\110 PENT,MMX,SM,CYRIX
PADDSIW mmxreg,mmxreg \2\x0F\x51\110 PENT,MMX,CYRIX
2002-04-30 20:51:32 +00:00
PADDSW mmxreg,mem \301\2\x0F\xED\110 PENT,MMX,SM
PADDSW mmxreg,mmxreg \2\x0F\xED\110 PENT,MMX
PADDUSB mmxreg,mem \301\2\x0F\xDC\110 PENT,MMX,SM
PADDUSB mmxreg,mmxreg \2\x0F\xDC\110 PENT,MMX
PADDUSW mmxreg,mem \301\2\x0F\xDD\110 PENT,MMX,SM
PADDUSW mmxreg,mmxreg \2\x0F\xDD\110 PENT,MMX
PADDW mmxreg,mem \301\2\x0F\xFD\110 PENT,MMX,SM
PADDW mmxreg,mmxreg \2\x0F\xFD\110 PENT,MMX
PAND mmxreg,mem \301\2\x0F\xDB\110 PENT,MMX,SM
PAND mmxreg,mmxreg \2\x0F\xDB\110 PENT,MMX
PANDN mmxreg,mem \301\2\x0F\xDF\110 PENT,MMX,SM
PANDN mmxreg,mmxreg \2\x0F\xDF\110 PENT,MMX
PAUSE void \2\xF3\x90 X64,AMD
2002-04-30 20:52:49 +00:00
PAVEB mmxreg,mem \301\2\x0F\x50\110 PENT,MMX,SM,CYRIX
PAVEB mmxreg,mmxreg \2\x0F\x50\110 PENT,MMX,CYRIX
2002-04-30 20:56:43 +00:00
PAVGUSB mmxreg,mem \301\2\x0F\x0F\110\01\xBF PENT,3DNOW,SM
PAVGUSB mmxreg,mmxreg \2\x0F\x0F\110\01\xBF PENT,3DNOW
2002-04-30 20:51:32 +00:00
PCMPEQB mmxreg,mem \301\2\x0F\x74\110 PENT,MMX,SM
PCMPEQB mmxreg,mmxreg \2\x0F\x74\110 PENT,MMX
PCMPEQD mmxreg,mem \301\2\x0F\x76\110 PENT,MMX,SM
PCMPEQD mmxreg,mmxreg \2\x0F\x76\110 PENT,MMX
PCMPEQW mmxreg,mem \301\2\x0F\x75\110 PENT,MMX,SM
PCMPEQW mmxreg,mmxreg \2\x0F\x75\110 PENT,MMX
PCMPGTB mmxreg,mem \301\2\x0F\x64\110 PENT,MMX,SM
PCMPGTB mmxreg,mmxreg \2\x0F\x64\110 PENT,MMX
PCMPGTD mmxreg,mem \301\2\x0F\x66\110 PENT,MMX,SM
PCMPGTD mmxreg,mmxreg \2\x0F\x66\110 PENT,MMX
PCMPGTW mmxreg,mem \301\2\x0F\x65\110 PENT,MMX,SM
PCMPGTW mmxreg,mmxreg \2\x0F\x65\110 PENT,MMX
2002-04-30 20:52:49 +00:00
PDISTIB mmxreg,mem \301\2\x0F\x54\110 PENT,MMX,SM,CYRIX
2002-04-30 20:56:43 +00:00
PF2ID mmxreg,mem \301\2\x0F\x0F\110\01\x1D PENT,3DNOW,SM
PF2ID mmxreg,mmxreg \2\x0F\x0F\110\01\x1D PENT,3DNOW
PFACC mmxreg,mem \301\2\x0F\x0F\110\01\xAE PENT,3DNOW,SM
PFACC mmxreg,mmxreg \2\x0F\x0F\110\01\xAE PENT,3DNOW
PFADD mmxreg,mem \301\2\x0F\x0F\110\01\x9E PENT,3DNOW,SM
PFADD mmxreg,mmxreg \2\x0F\x0F\110\01\x9E PENT,3DNOW
PFCMPEQ mmxreg,mem \301\2\x0F\x0F\110\01\xB0 PENT,3DNOW,SM
PFCMPEQ mmxreg,mmxreg \2\x0F\x0F\110\01\xB0 PENT,3DNOW
PFCMPGE mmxreg,mem \301\2\x0F\x0F\110\01\x90 PENT,3DNOW,SM
PFCMPGE mmxreg,mmxreg \2\x0F\x0F\110\01\x90 PENT,3DNOW
PFCMPGT mmxreg,mem \301\2\x0F\x0F\110\01\xA0 PENT,3DNOW,SM
PFCMPGT mmxreg,mmxreg \2\x0F\x0F\110\01\xA0 PENT,3DNOW
PFMAX mmxreg,mem \301\2\x0F\x0F\110\01\xA4 PENT,3DNOW,SM
PFMAX mmxreg,mmxreg \2\x0F\x0F\110\01\xA4 PENT,3DNOW
PFMIN mmxreg,mem \301\2\x0F\x0F\110\01\x94 PENT,3DNOW,SM
PFMIN mmxreg,mmxreg \2\x0F\x0F\110\01\x94 PENT,3DNOW
PFMUL mmxreg,mem \301\2\x0F\x0F\110\01\xB4 PENT,3DNOW,SM
PFMUL mmxreg,mmxreg \2\x0F\x0F\110\01\xB4 PENT,3DNOW
PFRCP mmxreg,mem \301\2\x0F\x0F\110\01\x96 PENT,3DNOW,SM
PFRCP mmxreg,mmxreg \2\x0F\x0F\110\01\x96 PENT,3DNOW
PFRCPIT1 mmxreg,mem \301\2\x0F\x0F\110\01\xA6 PENT,3DNOW,SM
PFRCPIT1 mmxreg,mmxreg \2\x0F\x0F\110\01\xA6 PENT,3DNOW
PFRCPIT2 mmxreg,mem \301\2\x0F\x0F\110\01\xB6 PENT,3DNOW,SM
PFRCPIT2 mmxreg,mmxreg \2\x0F\x0F\110\01\xB6 PENT,3DNOW
PFRSQIT1 mmxreg,mem \301\2\x0F\x0F\110\01\xA7 PENT,3DNOW,SM
PFRSQIT1 mmxreg,mmxreg \2\x0F\x0F\110\01\xA7 PENT,3DNOW
PFRSQRT mmxreg,mem \301\2\x0F\x0F\110\01\x97 PENT,3DNOW,SM
PFRSQRT mmxreg,mmxreg \2\x0F\x0F\110\01\x97 PENT,3DNOW
PFSUB mmxreg,mem \301\2\x0F\x0F\110\01\x9A PENT,3DNOW,SM
PFSUB mmxreg,mmxreg \2\x0F\x0F\110\01\x9A PENT,3DNOW
PFSUBR mmxreg,mem \301\2\x0F\x0F\110\01\xAA PENT,3DNOW,SM
PFSUBR mmxreg,mmxreg \2\x0F\x0F\110\01\xAA PENT,3DNOW
PI2FD mmxreg,mem \301\2\x0F\x0F\110\01\x0D PENT,3DNOW,SM
PI2FD mmxreg,mmxreg \2\x0F\x0F\110\01\x0D PENT,3DNOW
2002-04-30 20:52:49 +00:00
PMACHRIW mmxreg,mem \301\2\x0F\x5E\110 PENT,MMX,SM,CYRIX
2002-04-30 20:51:32 +00:00
PMADDWD mmxreg,mem \301\2\x0F\xF5\110 PENT,MMX,SM
PMADDWD mmxreg,mmxreg \2\x0F\xF5\110 PENT,MMX
2002-04-30 20:52:49 +00:00
PMAGW mmxreg,mem \301\2\x0F\x52\110 PENT,MMX,SM,CYRIX
PMAGW mmxreg,mmxreg \2\x0F\x52\110 PENT,MMX,CYRIX
PMULHRIW mmxreg,mem \301\2\x0F\x5D\110 PENT,MMX,SM,CYRIX
PMULHRIW mmxreg,mmxreg \2\x0F\x5D\110 PENT,MMX,CYRIX
2002-04-30 20:56:43 +00:00
PMULHRWA mmxreg,mem \301\2\x0F\x0F\110\1\xB7 PENT,3DNOW,SM
PMULHRWA mmxreg,mmxreg \2\x0F\x0F\110\1\xB7 PENT,3DNOW
2002-04-30 20:53:55 +00:00
PMULHRWC mmxreg,mem \301\2\x0F\x59\110 PENT,MMX,SM,CYRIX
PMULHRWC mmxreg,mmxreg \2\x0F\x59\110 PENT,MMX,CYRIX
2002-04-30 20:51:32 +00:00
PMULHW mmxreg,mem \301\2\x0F\xE5\110 PENT,MMX,SM
PMULHW mmxreg,mmxreg \2\x0F\xE5\110 PENT,MMX
PMULLW mmxreg,mem \301\2\x0F\xD5\110 PENT,MMX,SM
PMULLW mmxreg,mmxreg \2\x0F\xD5\110 PENT,MMX
2002-04-30 20:52:49 +00:00
PMVGEZB mmxreg,mem \301\2\x0F\x5C\110 PENT,MMX,SM,CYRIX
PMVLZB mmxreg,mem \301\2\x0F\x5B\110 PENT,MMX,SM,CYRIX
PMVNZB mmxreg,mem \301\2\x0F\x5A\110 PENT,MMX,SM,CYRIX
PMVZB mmxreg,mem \301\2\x0F\x58\110 PENT,MMX,SM,CYRIX
POP reg16 \320\10\x58 8086
POP reg32 \321\10\x58 386,NOLONG
POP reg64 \323\10\x58 X64
2002-04-30 20:52:49 +00:00
POP rm16 \320\300\1\x8F\200 8086
POP rm32 \321\300\1\x8F\200 386,NOLONG
POP rm64 \323\300\1\x8F\200 X64
2002-04-30 20:52:08 +00:00
POP reg_cs \1\x0F 8086,UNDOC,ND
POP reg_dess \4 8086,NOLONG
2002-04-30 20:51:32 +00:00
POP reg_fsgs \1\x0F\5 386
POPA void \322\1\x61 186,NOLONG
POPAD void \321\1\x61 386,NOLONG
POPAW void \320\1\x61 186,NOLONG
POPF void \322\1\x9D 8086
POPFD void \321\1\x9D 386,NOLONG
POPFQ void \321\1\x9D X64
POPFW void \320\1\x9D 8086
2002-04-30 20:51:32 +00:00
POR mmxreg,mem \301\2\x0F\xEB\110 PENT,MMX,SM
POR mmxreg,mmxreg \2\x0F\xEB\110 PENT,MMX
2002-04-30 20:56:43 +00:00
PREFETCH mem \2\x0F\x0D\200 PENT,3DNOW,SM
PREFETCHW mem \2\x0F\x0D\201 PENT,3DNOW,SM
PREFETCHNTA mem \2\x0F\x18\200 X64,AMD,SM
PREFETCHT0 mem \2\x0F\x18\200 X64,AMD,SM
PREFETCHT1 mem \2\x0F\x18\201 X64,AMD,SM
PREFETCHT2 mem \2\x0F\x18\202 X64,AMD,SM
2002-04-30 20:51:32 +00:00
PSLLD mmxreg,mem \301\2\x0F\xF2\110 PENT,MMX,SM
PSLLD mmxreg,mmxreg \2\x0F\xF2\110 PENT,MMX
PSLLD mmxreg,imm \2\x0F\x72\206\25 PENT,MMX
PSLLQ mmxreg,mem \301\2\x0F\xF3\110 PENT,MMX,SM
PSLLQ mmxreg,mmxreg \2\x0F\xF3\110 PENT,MMX
PSLLQ mmxreg,imm \2\x0F\x73\206\25 PENT,MMX
PSLLW mmxreg,mem \301\2\x0F\xF1\110 PENT,MMX,SM
PSLLW mmxreg,mmxreg \2\x0F\xF1\110 PENT,MMX
PSLLW mmxreg,imm \2\x0F\x71\206\25 PENT,MMX
PSRAD mmxreg,mem \301\2\x0F\xE2\110 PENT,MMX,SM
PSRAD mmxreg,mmxreg \2\x0F\xE2\110 PENT,MMX
PSRAD mmxreg,imm \2\x0F\x72\204\25 PENT,MMX
PSRAW mmxreg,mem \301\2\x0F\xE1\110 PENT,MMX,SM
PSRAW mmxreg,mmxreg \2\x0F\xE1\110 PENT,MMX
PSRAW mmxreg,imm \2\x0F\x71\204\25 PENT,MMX
PSRLD mmxreg,mem \301\2\x0F\xD2\110 PENT,MMX,SM
PSRLD mmxreg,mmxreg \2\x0F\xD2\110 PENT,MMX
PSRLD mmxreg,imm \2\x0F\x72\202\25 PENT,MMX
PSRLQ mmxreg,mem \301\2\x0F\xD3\110 PENT,MMX,SM
PSRLQ mmxreg,mmxreg \2\x0F\xD3\110 PENT,MMX
PSRLQ mmxreg,imm \2\x0F\x73\202\25 PENT,MMX
PSRLW mmxreg,mem \301\2\x0F\xD1\110 PENT,MMX,SM
PSRLW mmxreg,mmxreg \2\x0F\xD1\110 PENT,MMX
PSRLW mmxreg,imm \2\x0F\x71\202\25 PENT,MMX
PSUBB mmxreg,mem \301\2\x0F\xF8\110 PENT,MMX,SM
PSUBB mmxreg,mmxreg \2\x0F\xF8\110 PENT,MMX
PSUBD mmxreg,mem \301\2\x0F\xFA\110 PENT,MMX,SM
PSUBD mmxreg,mmxreg \2\x0F\xFA\110 PENT,MMX
PSUBSB mmxreg,mem \301\2\x0F\xE8\110 PENT,MMX,SM
PSUBSB mmxreg,mmxreg \2\x0F\xE8\110 PENT,MMX
2002-04-30 20:52:49 +00:00
PSUBSIW mmxreg,mem \301\2\x0F\x55\110 PENT,MMX,SM,CYRIX
PSUBSIW mmxreg,mmxreg \2\x0F\x55\110 PENT,MMX,CYRIX
2002-04-30 20:51:32 +00:00
PSUBSW mmxreg,mem \301\2\x0F\xE9\110 PENT,MMX,SM
PSUBSW mmxreg,mmxreg \2\x0F\xE9\110 PENT,MMX
PSUBUSB mmxreg,mem \301\2\x0F\xD8\110 PENT,MMX,SM
PSUBUSB mmxreg,mmxreg \2\x0F\xD8\110 PENT,MMX
PSUBUSW mmxreg,mem \301\2\x0F\xD9\110 PENT,MMX,SM
PSUBUSW mmxreg,mmxreg \2\x0F\xD9\110 PENT,MMX
PSUBW mmxreg,mem \301\2\x0F\xF9\110 PENT,MMX,SM
PSUBW mmxreg,mmxreg \2\x0F\xF9\110 PENT,MMX
PUNPCKHBW mmxreg,mem \301\2\x0F\x68\110 PENT,MMX,SM
PUNPCKHBW mmxreg,mmxreg \2\x0F\x68\110 PENT,MMX
PUNPCKHDQ mmxreg,mem \301\2\x0F\x6A\110 PENT,MMX,SM
PUNPCKHDQ mmxreg,mmxreg \2\x0F\x6A\110 PENT,MMX
PUNPCKHWD mmxreg,mem \301\2\x0F\x69\110 PENT,MMX,SM
PUNPCKHWD mmxreg,mmxreg \2\x0F\x69\110 PENT,MMX
2002-04-30 21:09:12 +00:00
PUNPCKLBW mmxreg,mem \301\2\x0F\x60\110 PENT,MMX,SM
2002-04-30 20:51:32 +00:00
PUNPCKLBW mmxreg,mmxreg \2\x0F\x60\110 PENT,MMX
2002-04-30 21:09:12 +00:00
PUNPCKLDQ mmxreg,mem \301\2\x0F\x62\110 PENT,MMX,SM
2002-04-30 20:51:32 +00:00
PUNPCKLDQ mmxreg,mmxreg \2\x0F\x62\110 PENT,MMX
2002-04-30 21:09:12 +00:00
PUNPCKLWD mmxreg,mem \301\2\x0F\x61\110 PENT,MMX,SM
2002-04-30 20:51:32 +00:00
PUNPCKLWD mmxreg,mmxreg \2\x0F\x61\110 PENT,MMX
PUSH reg16 \320\10\x50 8086
PUSH reg32 \321\10\x50 386,NOLONG
PUSH reg64 \323\10\x50 X64
2002-04-30 20:52:49 +00:00
PUSH rm16 \320\300\1\xFF\206 8086
PUSH rm32 \321\300\1\xFF\206 386,NOLONG
PUSH rm64 \323\300\1\xFF\206 X64
PUSH reg_cs \6 8086,NOLONG
PUSH reg_dess \6 8086,NOLONG
2002-04-30 20:52:49 +00:00
PUSH reg_fsgs \1\x0F\7 386
2002-04-30 20:59:21 +00:00
PUSH imm8 \1\x6A\14 186
2002-04-30 21:05:55 +00:00
PUSH sbyte \1\x6A\14 186,ND
2002-04-30 20:59:21 +00:00
PUSH imm16 \320\133\1\x68\130 186
PUSH imm32 \321\143\1\x68\140 386,NOLONG
PUSH imm64 \321\143\1\x68\140 X64
2002-04-30 21:05:55 +00:00
PUSH imm \1\x68\34 186
PUSHA void \322\1\x60 186,NOLONG
PUSHAD void \321\1\x60 386,NOLONG
PUSHAW void \320\1\x60 186,NOLONG
PUSHF void \322\1\x9C 8086
PUSHFD void \321\1\x9C 386,NOLONG
PUSHFQ void \321\1\x9C X64
PUSHFW void \320\1\x9C 8086
2002-04-30 20:51:32 +00:00
PXOR mmxreg,mem \301\2\x0F\xEF\110 PENT,MMX,SM
PXOR mmxreg,mmxreg \2\x0F\xEF\110 PENT,MMX
RCL rm8,unity \300\1\xD0\202 8086
RCL rm8,reg_cl \300\1\xD2\202 8086
2002-04-30 20:53:55 +00:00
RCL rm8,imm \300\1\xC0\202\25 186,SB
2002-04-30 20:51:32 +00:00
RCL rm16,unity \320\300\1\xD1\202 8086
RCL rm16,reg_cl \320\300\1\xD3\202 8086
2002-04-30 20:53:55 +00:00
RCL rm16,imm \320\300\1\xC1\202\25 186,SB
2002-04-30 20:51:32 +00:00
RCL rm32,unity \321\300\1\xD1\202 386
RCL rm32,reg_cl \321\300\1\xD3\202 386
2002-04-30 20:52:49 +00:00
RCL rm32,imm \321\300\1\xC1\202\25 386,SB
RCL rm64,unity \324\300\1\xD1\202 X64
RCL rm64,reg_cl \324\300\1\xD3\202 X64
RCL rm64,imm \324\300\1\xC1\202\25 X64,SB
2002-04-30 20:51:32 +00:00
RCR rm8,unity \300\1\xD0\203 8086
RCR rm8,reg_cl \300\1\xD2\203 8086
2002-04-30 20:53:55 +00:00
RCR rm8,imm \300\1\xC0\203\25 186,SB
2002-04-30 20:51:32 +00:00
RCR rm16,unity \320\300\1\xD1\203 8086
RCR rm16,reg_cl \320\300\1\xD3\203 8086
2002-04-30 20:53:55 +00:00
RCR rm16,imm \320\300\1\xC1\203\25 186,SB
2002-04-30 20:51:32 +00:00
RCR rm32,unity \321\300\1\xD1\203 386
RCR rm32,reg_cl \321\300\1\xD3\203 386
2002-04-30 20:52:49 +00:00
RCR rm32,imm \321\300\1\xC1\203\25 386,SB
RCR rm64,unity \324\300\1\xD1\203 X64
RCR rm64,reg_cl \324\300\1\xD3\203 X64
RCR rm64,imm \324\300\1\xC1\203\25 X64,SB
2002-04-30 21:07:51 +00:00
RDSHR rm32 \321\300\2\x0F\x36\200 P6,CYRIX,SMM
2002-04-30 20:56:43 +00:00
RDMSR void \2\x0F\x32 PENT,PRIV
2002-04-30 20:51:32 +00:00
RDPMC void \2\x0F\x33 P6
RDTSC void \2\x0F\x31 PENT
RDTSCP void \3\x0F\x01\xF9 X64
2002-04-30 20:51:32 +00:00
RESB imm \340 8086
RESD ignore ignore ignore
RESQ ignore ignore ignore
REST ignore ignore ignore
RESW ignore ignore ignore
RET void \1\xC3 8086
2002-04-30 20:55:37 +00:00
RET imm \1\xC2\30 8086,SW
2002-04-30 20:51:32 +00:00
RETF void \1\xCB 8086
2002-04-30 20:55:37 +00:00
RETF imm \1\xCA\30 8086,SW
2002-04-30 20:51:32 +00:00
RETN void \1\xC3 8086
2002-04-30 20:55:37 +00:00
RETN imm \1\xC2\30 8086,SW
2002-04-30 20:51:32 +00:00
ROL rm8,unity \300\1\xD0\200 8086
ROL rm8,reg_cl \300\1\xD2\200 8086
2002-04-30 20:53:55 +00:00
ROL rm8,imm \300\1\xC0\200\25 186,SB
2002-04-30 20:51:32 +00:00
ROL rm16,unity \320\300\1\xD1\200 8086
ROL rm16,reg_cl \320\300\1\xD3\200 8086
2002-04-30 20:53:55 +00:00
ROL rm16,imm \320\300\1\xC1\200\25 186,SB
2002-04-30 20:51:32 +00:00
ROL rm32,unity \321\300\1\xD1\200 386
ROL rm32,reg_cl \321\300\1\xD3\200 386
2002-04-30 20:52:49 +00:00
ROL rm32,imm \321\300\1\xC1\200\25 386,SB
ROL rm64,unity \324\300\1\xD1\200 X64
ROL rm64,reg_cl \324\300\1\xD3\200 X64
ROL rm64,imm \324\300\1\xC1\200\25 X64,SB
2002-04-30 20:51:32 +00:00
ROR rm8,unity \300\1\xD0\201 8086
ROR rm8,reg_cl \300\1\xD2\201 8086
2002-04-30 20:53:55 +00:00
ROR rm8,imm \300\1\xC0\201\25 186,SB
2002-04-30 20:51:32 +00:00
ROR rm16,unity \320\300\1\xD1\201 8086
ROR rm16,reg_cl \320\300\1\xD3\201 8086
2002-04-30 20:53:55 +00:00
ROR rm16,imm \320\300\1\xC1\201\25 186,SB
2002-04-30 20:51:32 +00:00
ROR rm32,unity \321\300\1\xD1\201 386
ROR rm32,reg_cl \321\300\1\xD3\201 386
2002-04-30 20:52:49 +00:00
ROR rm32,imm \321\300\1\xC1\201\25 386,SB
ROR rm64,unity \324\300\1\xD1\201 X64
ROR rm64,reg_cl \324\300\1\xD3\201 X64
ROR rm64,imm \324\300\1\xC1\201\25 X64,SB
2002-04-30 21:01:08 +00:00
RSDC reg_sreg,mem80 \301\2\x0F\x79\110 486,CYRIX,SMM
RSLDT mem80 \300\2\x0F\x7B\200 486,CYRIX,SMM
2002-04-30 20:56:43 +00:00
RSM void \2\x0F\xAA PENT,SMM
2002-04-30 21:00:33 +00:00
RSTS mem80 \300\2\x0F\x7D\200 486,CYRIX,SMM
2002-04-30 20:51:32 +00:00
SAHF void \1\x9E 8086
SAL rm8,unity \300\1\xD0\204 8086,ND
SAL rm8,reg_cl \300\1\xD2\204 8086,ND
2002-04-30 20:53:55 +00:00
SAL rm8,imm \300\1\xC0\204\25 186,ND,SB
2002-04-30 20:51:32 +00:00
SAL rm16,unity \320\300\1\xD1\204 8086,ND
SAL rm16,reg_cl \320\300\1\xD3\204 8086,ND
2002-04-30 20:53:55 +00:00
SAL rm16,imm \320\300\1\xC1\204\25 186,ND,SB
2002-04-30 20:51:32 +00:00
SAL rm32,unity \321\300\1\xD1\204 386,ND
SAL rm32,reg_cl \321\300\1\xD3\204 386,ND
2002-04-30 20:52:49 +00:00
SAL rm32,imm \321\300\1\xC1\204\25 386,ND,SB
SAL rm64,unity \324\300\1\xD1\204 X64,ND
SAL rm64,reg_cl \324\300\1\xD3\204 X64,ND
SAL rm64,imm \324\300\1\xC1\204\25 X64,ND,SB
2002-04-30 20:51:32 +00:00
SALC void \1\xD6 8086,UNDOC
SAR rm8,unity \300\1\xD0\207 8086
SAR rm8,reg_cl \300\1\xD2\207 8086
2002-04-30 20:53:55 +00:00
SAR rm8,imm \300\1\xC0\207\25 186,SB
2002-04-30 20:51:32 +00:00
SAR rm16,unity \320\300\1\xD1\207 8086
SAR rm16,reg_cl \320\300\1\xD3\207 8086
2002-04-30 20:53:55 +00:00
SAR rm16,imm \320\300\1\xC1\207\25 186,SB
2002-04-30 20:51:32 +00:00
SAR rm32,unity \321\300\1\xD1\207 386
SAR rm32,reg_cl \321\300\1\xD3\207 386
2002-04-30 20:52:49 +00:00
SAR rm32,imm \321\300\1\xC1\207\25 386,SB
SAR rm64,unity \324\300\1\xD1\207 X64
SAR rm64,reg_cl \324\300\1\xD3\207 X64
SAR rm64,imm \324\300\1\xC1\207\25 X64,SB
2002-04-30 20:51:32 +00:00
SBB mem,reg8 \300\1\x18\101 8086,SM
SBB reg8,reg8 \1\x18\101 8086
2002-04-30 20:51:32 +00:00
SBB mem,reg16 \320\300\1\x19\101 8086,SM
SBB reg16,reg16 \320\1\x19\101 8086
2002-04-30 20:51:32 +00:00
SBB mem,reg32 \321\300\1\x19\101 386,SM
SBB reg32,reg32 \321\1\x19\101 386
SBB mem,reg64 \324\300\1\x19\101 X64,SM
SBB reg64,reg64 \324\1\x19\101 X64
2002-04-30 20:51:32 +00:00
SBB reg8,mem \301\1\x1A\110 8086,SM
SBB reg8,reg8 \1\x1A\110 8086
2002-04-30 20:51:32 +00:00
SBB reg16,mem \320\301\1\x1B\110 8086,SM
SBB reg16,reg16 \320\1\x1B\110 8086
2002-04-30 20:51:32 +00:00
SBB reg32,mem \321\301\1\x1B\110 386,SM
SBB reg32,reg32 \321\1\x1B\110 386
SBB reg64,mem \324\301\1\x1B\110 X64,SM
SBB reg64,reg64 \324\1\x1B\110 X64
2002-04-30 20:51:32 +00:00
SBB rm16,imm8 \320\300\1\x83\203\15 8086
2002-05-10 23:07:02 +00:00
SBB rm32,imm8 \321\300\1\x83\203\15 386
SBB rm64,imm8 \324\300\1\x83\203\15 X64
2002-04-30 20:51:32 +00:00
SBB reg_al,imm \1\x1C\21 8086,SM
2002-04-30 21:07:51 +00:00
SBB reg_ax,sbyte \320\1\x83\203\15 8086,SM,ND
2002-04-30 20:51:32 +00:00
SBB reg_ax,imm \320\1\x1D\31 8086,SM
2002-04-30 21:06:37 +00:00
SBB reg_eax,sbyte \321\1\x83\203\15 386,SM,ND
2002-04-30 21:05:55 +00:00
SBB reg_eax,imm \321\1\x1D\41 386,SM
SBB reg_rax,sbyte \321\1\x83\203\15 X64,SM,ND
SBB reg_rax,imm \321\1\x1D\41 X64,SM
2002-04-30 20:51:32 +00:00
SBB rm8,imm \300\1\x80\203\21 8086,SM
2002-04-30 21:06:37 +00:00
SBB rm16,imm \320\300\134\1\x81\203\131 8086,SM
SBB rm32,imm \321\300\144\1\x81\203\141 386,SM
SBB rm64,imm \324\300\144\1\x81\203\141 X64,SM
2002-04-30 20:51:32 +00:00
SBB mem,imm8 \300\1\x80\203\21 8086,SM
2002-04-30 21:06:37 +00:00
SBB mem,imm16 \320\300\134\1\x81\203\131 8086,SM
SBB mem,imm32 \321\300\144\1\x81\203\141 386,SM
2002-04-30 20:57:59 +00:00
SCASB void \332\1\xAE 8086
SCASD void \332\321\1\xAF 386
SCASQ void \332\324\1\xAF X64
2002-04-30 20:57:59 +00:00
SCASW void \332\320\1\xAF 8086
SFENCE void \3\x0F\xAE\xF8 X64,AMD
2002-04-30 20:56:43 +00:00
SGDT mem \300\2\x0F\x01\200 286
2002-04-30 20:51:32 +00:00
SHL rm8,unity \300\1\xD0\204 8086
SHL rm8,reg_cl \300\1\xD2\204 8086
2002-04-30 20:53:55 +00:00
SHL rm8,imm \300\1\xC0\204\25 186,SB
2002-04-30 20:51:32 +00:00
SHL rm16,unity \320\300\1\xD1\204 8086
SHL rm16,reg_cl \320\300\1\xD3\204 8086
2002-04-30 20:53:55 +00:00
SHL rm16,imm \320\300\1\xC1\204\25 186,SB
2002-04-30 20:51:32 +00:00
SHL rm32,unity \321\300\1\xD1\204 386
SHL rm32,reg_cl \321\300\1\xD3\204 386
2002-04-30 20:52:49 +00:00
SHL rm32,imm \321\300\1\xC1\204\25 386,SB
SHL rm64,unity \324\300\1\xD1\204 X64
SHL rm64,reg_cl \324\300\1\xD3\204 X64
SHL rm64,imm \324\300\1\xC1\204\25 X64,SB
2002-04-30 20:57:59 +00:00
SHLD mem,reg16,imm \300\320\2\x0F\xA4\101\26 386,SM2,SB,AR2
SHLD reg16,reg16,imm \320\2\x0F\xA4\101\26 386,SM2,SB,AR2
2002-04-30 20:57:59 +00:00
SHLD mem,reg32,imm \300\321\2\x0F\xA4\101\26 386,SM2,SB,AR2
SHLD reg32,reg32,imm \321\2\x0F\xA4\101\26 386,SM2,SB,AR2
SHLD mem,reg64,imm \300\324\2\x0F\xA4\101\26 X64,SM2,SB,AR2
SHLD reg64,reg64,imm \324\2\x0F\xA4\101\26 X64,SM2,SB,AR2
2002-04-30 20:51:32 +00:00
SHLD mem,reg16,reg_cl \300\320\2\x0F\xA5\101 386,SM
SHLD reg16,reg16,reg_cl \320\2\x0F\xA5\101 386
2002-04-30 20:51:32 +00:00
SHLD mem,reg32,reg_cl \300\321\2\x0F\xA5\101 386,SM
SHLD reg32,reg32,reg_cl \321\2\x0F\xA5\101 386
SHLD mem,reg64,reg_cl \300\324\2\x0F\xA5\101 X64,SM
SHLD reg64,reg64,reg_cl \324\2\x0F\xA5\101 X64
2002-04-30 20:51:32 +00:00
SHR rm8,unity \300\1\xD0\205 8086
SHR rm8,reg_cl \300\1\xD2\205 8086
2002-04-30 20:53:55 +00:00
SHR rm8,imm \300\1\xC0\205\25 186,SB
2002-04-30 20:51:32 +00:00
SHR rm16,unity \320\300\1\xD1\205 8086
SHR rm16,reg_cl \320\300\1\xD3\205 8086
2002-04-30 20:53:55 +00:00
SHR rm16,imm \320\300\1\xC1\205\25 186,SB
2002-04-30 20:51:32 +00:00
SHR rm32,unity \321\300\1\xD1\205 386
SHR rm32,reg_cl \321\300\1\xD3\205 386
2002-04-30 20:52:49 +00:00
SHR rm32,imm \321\300\1\xC1\205\25 386,SB
SHR rm64,unity \324\300\1\xD1\205 X64
SHR rm64,reg_cl \324\300\1\xD3\205 X64
SHR rm64,imm \324\300\1\xC1\205\25 X64,SB
2002-04-30 20:57:59 +00:00
SHRD mem,reg16,imm \300\320\2\x0F\xAC\101\26 386,SM2,SB,AR2
SHRD reg16,reg16,imm \320\2\x0F\xAC\101\26 386,SM2,SB,AR2
2002-04-30 20:57:59 +00:00
SHRD mem,reg32,imm \300\321\2\x0F\xAC\101\26 386,SM2,SB,AR2
SHRD reg32,reg32,imm \321\2\x0F\xAC\101\26 386,SM2,SB,AR2
SHRD mem,reg64,imm \300\324\2\x0F\xAC\101\26 X64,SM2,SB,AR2
SHRD reg64,reg64,imm \324\2\x0F\xAC\101\26 X64,SM2,SB,AR2
2002-04-30 20:51:32 +00:00
SHRD mem,reg16,reg_cl \300\320\2\x0F\xAD\101 386,SM
SHRD reg16,reg16,reg_cl \320\2\x0F\xAD\101 386
2002-04-30 20:51:32 +00:00
SHRD mem,reg32,reg_cl \300\321\2\x0F\xAD\101 386,SM
SHRD reg32,reg32,reg_cl \321\2\x0F\xAD\101 386
SHRD mem,reg64,reg_cl \300\324\2\x0F\xAD\101 X64,SM
SHRD reg64,reg64,reg_cl \324\2\x0F\xAD\101 X64
2002-04-30 20:56:43 +00:00
SIDT mem \300\2\x0F\x01\201 286
SLDT mem \300\1\x0F\17\200 286
SLDT mem16 \300\1\x0F\17\200 286
SLDT reg16 \320\1\x0F\17\200 286
SLDT reg32 \321\1\x0F\17\200 386
SKINIT void \3\x0F\x01\xDE X64
2002-04-30 20:52:08 +00:00
SMI void \1\xF1 386,UNDOC
2002-04-30 20:56:43 +00:00
SMINT void \2\x0F\x38 P6,CYRIX
; Older Cyrix chips had this; they had to move due to conflict with MMX
2002-04-30 20:57:59 +00:00
SMINTOLD void \2\x0F\x7E 486,CYRIX,ND
2002-04-30 20:56:43 +00:00
SMSW mem \300\2\x0F\x01\204 286
SMSW mem16 \300\2\x0F\x01\204 286
SMSW reg16 \320\2\x0F\x01\204 286
SMSW reg32 \321\2\x0F\x01\204 386
2002-04-30 20:51:32 +00:00
STC void \1\xF9 8086
STD void \1\xFD 8086
STGI void \3\x0F\x01\xDC X64
2002-04-30 20:51:32 +00:00
STI void \1\xFB 8086
STOSB void \1\xAA 8086
STOSD void \321\1\xAB 386
STOSQ void \324\1\xAB X64
2002-04-30 20:51:32 +00:00
STOSW void \320\1\xAB 8086
2002-04-30 20:56:43 +00:00
STR mem \300\1\x0F\17\201 286,PROT
STR mem16 \300\1\x0F\17\201 286,PROT
STR reg16 \320\1\x0F\17\201 286,PROT
STR reg32 \321\1\x0F\17\201 386,PROT
STR reg64 \324\1\x0F\17\201 X64
2002-04-30 20:51:32 +00:00
SUB mem,reg8 \300\1\x28\101 8086,SM
SUB reg8,reg8 \1\x28\101 8086
2002-04-30 20:51:32 +00:00
SUB mem,reg16 \320\300\1\x29\101 8086,SM
SUB reg16,reg16 \320\1\x29\101 8086
2002-04-30 20:51:32 +00:00
SUB mem,reg32 \321\300\1\x29\101 386,SM
SUB reg32,reg32 \321\1\x29\101 386
SUB mem,reg64 \324\300\1\x29\101 X64,SM
SUB reg64,reg64 \324\1\x29\101 X64
2002-04-30 20:51:32 +00:00
SUB reg8,mem \301\1\x2A\110 8086,SM
SUB reg8,reg8 \1\x2A\110 8086
2002-04-30 20:51:32 +00:00
SUB reg16,mem \320\301\1\x2B\110 8086,SM
SUB reg16,reg16 \320\1\x2B\110 8086
2002-04-30 20:51:32 +00:00
SUB reg32,mem \321\301\1\x2B\110 386,SM
SUB reg32,reg32 \321\1\x2B\110 386
SUB reg64,mem \324\301\1\x2B\110 X64,SM
SUB reg64,reg64 \324\1\x2B\110 X64
2002-04-30 20:51:32 +00:00
SUB rm16,imm8 \320\300\1\x83\205\15 8086
SUB rm32,imm8 \321\300\1\x83\205\15 386
SUB rm64,imm8 \324\300\1\x83\205\15 X64
2002-04-30 20:51:32 +00:00
SUB reg_al,imm \1\x2C\21 8086,SM
2002-04-30 21:07:51 +00:00
SUB reg_ax,sbyte \320\1\x83\205\15 8086,SM,ND
2002-04-30 20:51:32 +00:00
SUB reg_ax,imm \320\1\x2D\31 8086,SM
2002-04-30 21:06:37 +00:00
SUB reg_eax,sbyte \321\1\x83\205\15 386,SM,ND
2002-04-30 21:05:55 +00:00
SUB reg_eax,imm \321\1\x2D\41 386,SM
SUB reg_rax,sbyte \321\1\x83\205\15 X64,SM,ND
SUB reg_rax,imm \321\1\x2D\41 X64,SM
2002-04-30 20:51:32 +00:00
SUB rm8,imm \300\1\x80\205\21 8086,SM
2002-04-30 21:06:37 +00:00
SUB rm16,imm \320\300\134\1\x81\205\131 8086,SM
SUB rm32,imm \321\300\144\1\x81\205\141 386,SM
SUB rm64,imm \324\300\144\1\x81\205\141 X64,SM
2002-04-30 20:51:32 +00:00
SUB mem,imm8 \300\1\x80\205\21 8086,SM
2002-04-30 21:06:37 +00:00
SUB mem,imm16 \320\300\134\1\x81\205\131 8086,SM
SUB mem,imm32 \321\300\144\1\x81\205\141 386,SM
2002-04-30 21:01:08 +00:00
SVDC mem80,reg_sreg \300\2\x0F\x78\101 486,CYRIX,SMM
2002-04-30 20:57:02 +00:00
SVLDT mem80 \300\2\x0F\x7A\200 486,CYRIX,SMM
SVTS mem80 \300\2\x0F\x7C\200 486,CYRIX,SMM
SWAPGS void \3\x0F\x01\xF8 X64
2002-04-30 20:56:43 +00:00
SYSCALL void \2\x0F\x05 P6,AMD
2002-04-30 20:54:13 +00:00
SYSENTER void \2\x0F\x34 P6
SYSEXIT void \2\x0F\x35 P6,PRIV
2002-04-30 21:01:08 +00:00
SYSRET void \2\x0F\x07 P6,PRIV,AMD
2002-04-30 20:51:32 +00:00
TEST mem,reg8 \300\1\x84\101 8086,SM
TEST reg8,reg8 \1\x84\101 8086
2002-04-30 20:51:32 +00:00
TEST mem,reg16 \320\300\1\x85\101 8086,SM
TEST reg16,reg16 \320\1\x85\101 8086
2002-04-30 20:51:32 +00:00
TEST mem,reg32 \321\300\1\x85\101 386,SM
TEST reg32,reg32 \321\1\x85\101 386
TEST mem,reg64 \324\300\1\x85\101 X64,SM
TEST reg64,reg64 \324\1\x85\101 X64
2002-04-30 20:53:55 +00:00
TEST reg8,mem \301\1\x84\110 8086,SM
TEST reg16,mem \320\301\1\x85\110 8086,SM
TEST reg32,mem \321\301\1\x85\110 386,SM
TEST reg64,mem \324\301\1\x85\110 X64,SM
2002-04-30 20:51:32 +00:00
TEST reg_al,imm \1\xA8\21 8086,SM
TEST reg_ax,imm \320\1\xA9\31 8086,SM
TEST reg_eax,imm \321\1\xA9\41 386,SM
TEST reg_rax,imm \321\1\xA9\41 X64,SM
2002-04-30 20:51:32 +00:00
TEST rm8,imm \300\1\xF6\200\21 8086,SM
TEST rm16,imm \320\300\1\xF7\200\31 8086,SM
TEST rm32,imm \321\300\1\xF7\200\41 386,SM
TEST rm64,imm \324\300\1\xF7\200\41 X64,SM
2002-04-30 20:51:32 +00:00
TEST mem,imm8 \300\1\xF6\200\21 8086,SM
TEST mem,imm16 \320\300\1\xF7\200\31 8086,SM
2002-04-30 20:52:49 +00:00
TEST mem,imm32 \321\300\1\xF7\200\41 386,SM
2002-04-30 21:07:51 +00:00
UD0 void \2\x0F\xFF 286,UNDOC
2002-04-30 20:55:37 +00:00
UD1 void \2\x0F\xB9 286,UNDOC
2002-04-30 20:54:13 +00:00
UD2 void \2\x0F\x0B 286
2002-04-30 20:51:32 +00:00
UMOV mem,reg8 \300\2\x0F\x10\101 386,UNDOC,SM
UMOV reg8,reg8 \2\x0F\x10\101 386,UNDOC
2002-04-30 20:51:32 +00:00
UMOV mem,reg16 \320\300\2\x0F\x11\101 386,UNDOC,SM
UMOV reg16,reg16 \320\2\x0F\x11\101 386,UNDOC
2002-04-30 20:51:32 +00:00
UMOV mem,reg32 \321\300\2\x0F\x11\101 386,UNDOC,SM
UMOV reg32,reg32 \321\2\x0F\x11\101 386,UNDOC
2002-04-30 20:51:32 +00:00
UMOV reg8,mem \301\2\x0F\x12\110 386,UNDOC,SM
UMOV reg8,reg8 \2\x0F\x12\110 386,UNDOC
2002-04-30 20:51:32 +00:00
UMOV reg16,mem \320\301\2\x0F\x13\110 386,UNDOC,SM
UMOV reg16,reg16 \320\2\x0F\x13\110 386,UNDOC
2002-04-30 20:51:32 +00:00
UMOV reg32,mem \321\301\2\x0F\x13\110 386,UNDOC,SM
UMOV reg32,reg32 \321\2\x0F\x13\110 386,UNDOC
2002-04-30 20:56:43 +00:00
VERR mem \300\1\x0F\17\204 286,PROT
VERR mem16 \300\1\x0F\17\204 286,PROT
VERR reg16 \1\x0F\17\204 286,PROT
2002-04-30 20:56:43 +00:00
VERW mem \300\1\x0F\17\205 286,PROT
VERW mem16 \300\1\x0F\17\205 286,PROT
VERW reg16 \1\x0F\17\205 286,PROT
2002-04-30 20:51:32 +00:00
WAIT void \1\x9B 8086
2002-04-30 21:00:33 +00:00
FWAIT void \1\x9B 8086
2002-04-30 20:56:43 +00:00
WBINVD void \2\x0F\x09 486,PRIV
2002-04-30 21:07:51 +00:00
WRSHR rm32 \321\300\2\x0F\x37\200 P6,CYRIX,SMM
2002-04-30 20:56:43 +00:00
WRMSR void \2\x0F\x30 PENT,PRIV
2002-04-30 20:51:32 +00:00
XADD mem,reg8 \300\2\x0F\xC0\101 486,SM
XADD reg8,reg8 \2\x0F\xC0\101 486
2002-04-30 20:51:32 +00:00
XADD mem,reg16 \320\300\2\x0F\xC1\101 486,SM
XADD reg16,reg16 \320\2\x0F\xC1\101 486
2002-04-30 20:51:32 +00:00
XADD mem,reg32 \321\300\2\x0F\xC1\101 486,SM
XADD reg32,reg32 \321\2\x0F\xC1\101 486
XADD mem,reg64 \324\300\2\x0F\xC1\101 X64,SM
XADD reg64,reg64 \324\2\x0F\xC1\101 X64
2002-04-30 20:52:08 +00:00
XBTS reg16,mem \320\301\2\x0F\xA6\110 386,SW,UNDOC,ND
XBTS reg16,reg16 \320\2\x0F\xA6\110 386,UNDOC,ND
2002-04-30 20:52:08 +00:00
XBTS reg32,mem \321\301\2\x0F\xA6\110 386,SD,UNDOC,ND
XBTS reg32,reg32 \321\2\x0F\xA6\110 386,UNDOC,ND
XCHG reg_ax,reg16 \320\11\x90 8086,NOLONG
XCHG reg_eax,reg32 \321\11\x90 386,NOLONG
XCHG reg16,reg_ax \320\10\x90 8086,NOLONG
XCHG reg32,reg_eax \321\10\x90 386,NOLONG
XCHG reg_rax,reg_rax \321\11\x90 X64
2002-04-30 20:51:32 +00:00
XCHG reg8,mem \301\1\x86\110 8086,SM
XCHG reg8,reg8 \1\x86\110 8086
2002-04-30 20:51:32 +00:00
XCHG reg16,mem \320\301\1\x87\110 8086,SM
XCHG reg16,reg16 \320\1\x87\110 8086
2002-04-30 20:51:32 +00:00
XCHG reg32,mem \321\301\1\x87\110 386,SM
XCHG reg32,reg32 \321\1\x87\110 386
XCHG reg64,mem \324\301\1\x87\110 X64,SM
XCHG reg64,reg64 \324\1\x87\110 X64
2002-04-30 20:51:32 +00:00
XCHG mem,reg8 \300\1\x86\101 8086,SM
XCHG reg8,reg8 \1\x86\101 8086
2002-04-30 20:51:32 +00:00
XCHG mem,reg16 \320\300\1\x87\101 8086,SM
XCHG reg16,reg16 \320\1\x87\101 8086
2002-04-30 20:51:32 +00:00
XCHG mem,reg32 \321\300\1\x87\101 386,SM
XCHG reg32,reg32 \321\1\x87\101 386
XCHG mem,reg64 \324\300\1\x87\101 X64,SM
XCHG reg64,reg64 \324\1\x87\101 X64
2002-04-30 20:51:32 +00:00
XLATB void \1\xD7 8086
2002-04-30 20:59:21 +00:00
XLAT void \1\xD7 8086
2002-04-30 20:51:32 +00:00
XOR mem,reg8 \300\1\x30\101 8086,SM
XOR reg8,reg8 \1\x30\101 8086
2002-04-30 20:51:32 +00:00
XOR mem,reg16 \320\300\1\x31\101 8086,SM
XOR reg16,reg16 \320\1\x31\101 8086
2002-04-30 20:51:32 +00:00
XOR mem,reg32 \321\300\1\x31\101 386,SM
XOR reg32,reg32 \321\1\x31\101 386
XOR mem,reg64 \324\300\1\x31\101 X64,SM
XOR reg64,reg64 \324\1\x31\101 X64
2002-04-30 20:51:32 +00:00
XOR reg8,mem \301\1\x32\110 8086,SM
XOR reg8,reg8 \1\x32\110 8086
2002-04-30 20:51:32 +00:00
XOR reg16,mem \320\301\1\x33\110 8086,SM
XOR reg16,reg16 \320\1\x33\110 8086
2002-04-30 20:51:32 +00:00
XOR reg32,mem \321\301\1\x33\110 386,SM
XOR reg32,reg32 \321\1\x33\110 386
XOR reg64,mem \324\301\1\x33\110 X64,SM
XOR reg64,reg64 \324\1\x33\110 X64
2002-04-30 20:51:32 +00:00
XOR rm16,imm8 \320\300\1\x83\206\15 8086
XOR rm32,imm8 \321\300\1\x83\206\15 386
XOR rm64,imm8 \324\300\1\x83\206\15 X64
2002-04-30 20:51:32 +00:00
XOR reg_al,imm \1\x34\21 8086,SM
2002-04-30 21:07:51 +00:00
XOR reg_ax,sbyte \320\1\x83\206\15 8086,SM,ND
2002-04-30 20:51:32 +00:00
XOR reg_ax,imm \320\1\x35\31 8086,SM
2002-04-30 21:06:37 +00:00
XOR reg_eax,sbyte \321\1\x83\206\15 386,SM,ND
2002-04-30 21:05:55 +00:00
XOR reg_eax,imm \321\1\x35\41 386,SM
XOR reg_rax,sbyte \321\1\x83\206\15 X64,SM,ND
XOR reg_rax,imm \321\1\x35\41 X64,SM
2002-04-30 20:51:32 +00:00
XOR rm8,imm \300\1\x80\206\21 8086,SM
2002-04-30 21:06:37 +00:00
XOR rm16,imm \320\300\134\1\x81\206\131 8086,SM
XOR rm32,imm \321\300\144\1\x81\206\141 386,SM
XOR rm64,imm \324\300\144\1\x81\206\141 X64,SM
2002-04-30 20:51:32 +00:00
XOR mem,imm8 \300\1\x80\206\21 8086,SM
2002-04-30 21:06:37 +00:00
XOR mem,imm16 \320\300\134\1\x81\206\131 8086,SM
XOR mem,imm32 \321\300\144\1\x81\206\141 386,SM
2003-03-12 04:57:51 +00:00
XSTORE void \3\x0F\xA7\xC0 P6,CYRIX
2002-04-30 20:51:32 +00:00
CMOVcc reg16,mem \320\301\1\x0F\330\x40\110 P6,SM
CMOVcc reg16,reg16 \320\1\x0F\330\x40\110 P6
2002-04-30 20:52:49 +00:00
CMOVcc reg32,mem \321\301\1\x0F\330\x40\110 P6,SM
CMOVcc reg32,reg32 \321\1\x0F\330\x40\110 P6
CMOVcc reg64,mem \324\301\1\x0F\330\x40\110 X64,SM
CMOVcc reg64,reg64 \324\1\x0F\330\x40\110 X64
2002-04-30 20:51:32 +00:00
Jcc imm|near \322\1\x0F\330\x80\64 386
2002-04-30 20:57:59 +00:00
Jcc imm16|near \320\1\x0F\330\x80\64 386
Jcc imm32|near \321\1\x0F\330\x80\64 386
Jcc imm|short \330\x70\50 8086,ND
2002-04-30 21:01:08 +00:00
Jcc imm \370\330\x70\50 8086,ND
Jcc imm \1\x0F\330\x80\64 386,ND
Jcc imm \330\x71\373\1\xE9\64 8086,ND
2002-04-30 20:59:21 +00:00
Jcc imm \330\x70\50 8086
2002-04-30 20:51:32 +00:00
SETcc mem \300\1\x0F\330\x90\200 386,SB
SETcc reg8 \300\1\x0F\330\x90\200 386
2002-04-30 20:56:43 +00:00
; Katmai Streaming SIMD instructions (SSE -- a.k.a. KNI, XMM, MMX2)
2002-04-30 20:57:59 +00:00
ADDPS xmmreg,mem \301\331\2\x0F\x58\110 KATMAI,SSE
ADDPS xmmreg,xmmreg \331\2\x0F\x58\110 KATMAI,SSE
ADDSS xmmreg,mem \301\333\2\x0F\x58\110 KATMAI,SSE
ADDSS xmmreg,xmmreg \333\2\x0F\x58\110 KATMAI,SSE
2002-04-30 20:56:43 +00:00
ANDNPS xmmreg,mem \301\2\x0F\x55\110 KATMAI,SSE
2002-04-30 20:57:59 +00:00
ANDNPS xmmreg,xmmreg \2\x0F\x55\110 KATMAI,SSE
ANDPS xmmreg,mem \301\2\x0F\x54\110 KATMAI,SSE
ANDPS xmmreg,xmmreg \2\x0F\x54\110 KATMAI,SSE
CMPEQPS xmmreg,mem \301\331\2\x0F\xC2\110\1\x00 KATMAI,SSE
CMPEQPS xmmreg,xmmreg \331\2\x0F\xC2\110\1\x00 KATMAI,SSE
2002-04-30 21:00:33 +00:00
CMPEQSS xmmreg,mem \301\333\2\x0F\xC2\110\1\x00 KATMAI,SSE
2002-04-30 20:57:59 +00:00
CMPEQSS xmmreg,xmmreg \333\2\x0F\xC2\110\1\x00 KATMAI,SSE
CMPLEPS xmmreg,mem \301\331\2\x0F\xC2\110\1\x02 KATMAI,SSE
CMPLEPS xmmreg,xmmreg \331\2\x0F\xC2\110\1\x02 KATMAI,SSE
CMPLESS xmmreg,mem \301\333\2\x0F\xC2\110\1\x02 KATMAI,SSE
CMPLESS xmmreg,xmmreg \333\2\x0F\xC2\110\1\x02 KATMAI,SSE
CMPLTPS xmmreg,mem \301\331\2\x0F\xC2\110\1\x01 KATMAI,SSE
CMPLTPS xmmreg,xmmreg \331\2\x0F\xC2\110\1\x01 KATMAI,SSE
CMPLTSS xmmreg,mem \301\333\2\x0F\xC2\110\1\x01 KATMAI,SSE
CMPLTSS xmmreg,xmmreg \333\2\x0F\xC2\110\1\x01 KATMAI,SSE
CMPNEQPS xmmreg,mem \301\331\2\x0F\xC2\110\1\x04 KATMAI,SSE
CMPNEQPS xmmreg,xmmreg \331\2\x0F\xC2\110\1\x04 KATMAI,SSE
CMPNEQSS xmmreg,mem \301\333\2\x0F\xC2\110\1\x04 KATMAI,SSE
CMPNEQSS xmmreg,xmmreg \333\2\x0F\xC2\110\1\x04 KATMAI,SSE
CMPNLEPS xmmreg,mem \301\331\2\x0F\xC2\110\1\x06 KATMAI,SSE
CMPNLEPS xmmreg,xmmreg \331\2\x0F\xC2\110\1\x06 KATMAI,SSE
CMPNLESS xmmreg,mem \301\333\2\x0F\xC2\110\1\x06 KATMAI,SSE
CMPNLESS xmmreg,xmmreg \333\2\x0F\xC2\110\1\x06 KATMAI,SSE
CMPNLTPS xmmreg,mem \301\331\2\x0F\xC2\110\1\x05 KATMAI,SSE
CMPNLTPS xmmreg,xmmreg \331\2\x0F\xC2\110\1\x05 KATMAI,SSE
CMPNLTSS xmmreg,mem \301\333\2\x0F\xC2\110\1\x05 KATMAI,SSE
CMPNLTSS xmmreg,xmmreg \333\2\x0F\xC2\110\1\x05 KATMAI,SSE
CMPORDPS xmmreg,mem \301\331\2\x0F\xC2\110\1\x07 KATMAI,SSE
CMPORDPS xmmreg,xmmreg \331\2\x0F\xC2\110\1\x07 KATMAI,SSE
CMPORDSS xmmreg,mem \301\333\2\x0F\xC2\110\1\x07 KATMAI,SSE
CMPORDSS xmmreg,xmmreg \333\2\x0F\xC2\110\1\x07 KATMAI,SSE
CMPUNORDPS xmmreg,mem \301\331\2\x0F\xC2\110\1\x03 KATMAI,SSE
CMPUNORDPS xmmreg,xmmreg \331\2\x0F\xC2\110\1\x03 KATMAI,SSE
CMPUNORDSS xmmreg,mem \301\333\2\x0F\xC2\110\1\x03 KATMAI,SSE
CMPUNORDSS xmmreg,xmmreg \333\2\x0F\xC2\110\1\x03 KATMAI,SSE
; CMPPS/CMPSS must come after the specific ops; that way the disassembler will find the
2002-04-30 21:01:08 +00:00
; specific ops first and only disassemble illegal ones as cmpps/cmpss.
CMPPS xmmreg,mem,imm \301\331\2\x0F\xC2\110\26 KATMAI,SSE,SB,AR2
CMPPS xmmreg,xmmreg,imm \331\2\x0F\xC2\110\26 KATMAI,SSE,SB,AR2
CMPSS xmmreg,mem,imm \301\333\2\x0F\xC2\110\26 KATMAI,SSE,SB,AR2
CMPSS xmmreg,xmmreg,imm \333\2\x0F\xC2\110\26 KATMAI,SSE,SB,AR2
2002-04-30 20:56:43 +00:00
COMISS xmmreg,mem \301\2\x0F\x2F\110 KATMAI,SSE
2002-04-30 20:57:59 +00:00
COMISS xmmreg,xmmreg \2\x0F\x2F\110 KATMAI,SSE
CVTPI2PS xmmreg,mem \301\331\2\x0F\x2A\110 KATMAI,SSE,MMX
CVTPI2PS xmmreg,mmxreg \331\2\x0F\x2A\110 KATMAI,SSE,MMX
CVTPS2PI mmxreg,mem \301\331\2\x0F\x2D\110 KATMAI,SSE,MMX
CVTPS2PI mmxreg,xmmreg \331\2\x0F\x2D\110 KATMAI,SSE,MMX
CVTSI2SS xmmreg,mem \301\333\2\x0F\x2A\110 KATMAI,SSE,SD,AR1
CVTSI2SS xmmreg,reg32 \333\2\x0F\x2A\110 KATMAI,SSE
CVTSS2SI reg32,mem \301\333\2\x0F\x2D\110 KATMAI,SSE
CVTSS2SI reg32,xmmreg \333\2\x0F\x2D\110 KATMAI,SSE
CVTTPS2PI mmxreg,mem \301\331\2\x0F\x2C\110 KATMAI,SSE,MMX
CVTTPS2PI mmxreg,xmmreg \331\2\x0F\x2C\110 KATMAI,SSE,MMX
CVTTSS2SI reg32,mem \301\333\2\x0F\x2C\110 KATMAI,SSE
CVTTSS2SI reg32,xmmreg \333\2\x0F\x2C\110 KATMAI,SSE
DIVPS xmmreg,mem \301\331\2\x0F\x5E\110 KATMAI,SSE
DIVPS xmmreg,xmmreg \331\2\x0F\x5E\110 KATMAI,SSE
DIVSS xmmreg,mem \301\333\2\x0F\x5E\110 KATMAI,SSE
DIVSS xmmreg,xmmreg \333\2\x0F\x5E\110 KATMAI,SSE
LDMXCSR mem \300\2\x0F\xAE\202 KATMAI,SSE,SD
MAXPS xmmreg,mem \301\331\2\x0F\x5F\110 KATMAI,SSE
MAXPS xmmreg,xmmreg \331\2\x0F\x5F\110 KATMAI,SSE
MAXSS xmmreg,mem \301\333\2\x0F\x5F\110 KATMAI,SSE
MAXSS xmmreg,xmmreg \333\2\x0F\x5F\110 KATMAI,SSE
MINPS xmmreg,mem \301\331\2\x0F\x5D\110 KATMAI,SSE
MINPS xmmreg,xmmreg \331\2\x0F\x5D\110 KATMAI,SSE
MINSS xmmreg,mem \301\333\2\x0F\x5D\110 KATMAI,SSE
MINSS xmmreg,xmmreg \333\2\x0F\x5D\110 KATMAI,SSE
2002-04-30 20:56:43 +00:00
MOVAPS xmmreg,mem \301\2\x0F\x28\110 KATMAI,SSE
MOVAPS mem,xmmreg \300\2\x0F\x29\101 KATMAI,SSE
2002-04-30 20:57:59 +00:00
MOVAPS xmmreg,xmmreg \2\x0F\x28\110 KATMAI,SSE
MOVAPS xmmreg,xmmreg \2\x0F\x29\101 KATMAI,SSE
2002-04-30 20:56:43 +00:00
MOVHPS xmmreg,mem \301\2\x0F\x16\110 KATMAI,SSE
MOVHPS mem,xmmreg \300\2\x0F\x17\101 KATMAI,SSE
2002-04-30 20:57:59 +00:00
MOVLHPS xmmreg,xmmreg \2\x0F\x16\110 KATMAI,SSE
2002-04-30 20:56:43 +00:00
MOVLPS xmmreg,mem \301\2\x0F\x12\110 KATMAI,SSE
MOVLPS mem,xmmreg \300\2\x0F\x13\101 KATMAI,SSE
2002-04-30 20:57:59 +00:00
MOVHLPS xmmreg,xmmreg \2\x0F\x12\110 KATMAI,SSE
MOVMSKPS reg32,xmmreg \364\2\x0F\x50\110 KATMAI,SSE
MOVMSKPS reg64,xmmreg \364\324\2\x0F\x50\110 X64,SSE
2002-04-30 21:01:08 +00:00
MOVNTPS mem,xmmreg \300\2\x0F\x2B\101 KATMAI,SSE
2002-04-30 20:57:59 +00:00
MOVSS xmmreg,mem \301\333\2\x0F\x10\110 KATMAI,SSE
MOVSS mem,xmmreg \300\333\2\x0F\x11\101 KATMAI,SSE
MOVSS xmmreg,xmmreg \333\2\x0F\x10\110 KATMAI,SSE
MOVSS xmmreg,xmmreg \333\2\x0F\x11\101 KATMAI,SSE
MOVUPS xmmreg,mem \301\331\2\x0F\x10\110 KATMAI,SSE
MOVUPS mem,xmmreg \300\331\2\x0F\x11\101 KATMAI,SSE
MOVUPS xmmreg,xmmreg \331\2\x0F\x10\110 KATMAI,SSE
MOVUPS xmmreg,xmmreg \331\2\x0F\x11\101 KATMAI,SSE
MULPS xmmreg,mem \301\2\x0F\x59\110 KATMAI,SSE
MULPS xmmreg,xmmreg \2\x0F\x59\110 KATMAI,SSE
MULSS xmmreg,mem \301\333\2\x0F\x59\110 KATMAI,SSE
MULSS xmmreg,xmmreg \333\2\x0F\x59\110 KATMAI,SSE
ORPS xmmreg,mem \301\2\x0F\x56\110 KATMAI,SSE
ORPS xmmreg,xmmreg \2\x0F\x56\110 KATMAI,SSE
RCPPS xmmreg,mem \301\331\2\x0F\x53\110 KATMAI,SSE
RCPPS xmmreg,xmmreg \331\2\x0F\x53\110 KATMAI,SSE
RCPSS xmmreg,mem \301\333\2\x0F\x53\110 KATMAI,SSE
RCPSS xmmreg,xmmreg \333\2\x0F\x53\110 KATMAI,SSE
RSQRTPS xmmreg,mem \301\331\2\x0F\x52\110 KATMAI,SSE
RSQRTPS xmmreg,xmmreg \331\2\x0F\x52\110 KATMAI,SSE
RSQRTSS xmmreg,mem \301\333\2\x0F\x52\110 KATMAI,SSE
RSQRTSS xmmreg,xmmreg \333\2\x0F\x52\110 KATMAI,SSE
2002-04-30 21:01:08 +00:00
SHUFPS xmmreg,mem,imm \301\2\x0F\xC6\110\26 KATMAI,SSE,SB,AR2
SHUFPS xmmreg,xmmreg,imm \2\x0F\xC6\110\26 KATMAI,SSE,SB,AR2
2002-04-30 20:57:59 +00:00
SQRTPS xmmreg,mem \301\331\2\x0F\x51\110 KATMAI,SSE
SQRTPS xmmreg,xmmreg \331\2\x0F\x51\110 KATMAI,SSE
SQRTSS xmmreg,mem \301\333\2\x0F\x51\110 KATMAI,SSE
SQRTSS xmmreg,xmmreg \333\2\x0F\x51\110 KATMAI,SSE
STMXCSR mem \300\2\x0F\xAE\203 KATMAI,SSE,SD
SUBPS xmmreg,mem \301\331\2\x0F\x5C\110 KATMAI,SSE
SUBPS xmmreg,xmmreg \331\2\x0F\x5C\110 KATMAI,SSE
SUBSS xmmreg,mem \301\333\2\x0F\x5C\110 KATMAI,SSE
SUBSS xmmreg,xmmreg \333\2\x0F\x5C\110 KATMAI,SSE
UCOMISS xmmreg,mem \301\2\x0F\x2E\110 KATMAI,SSE
UCOMISS xmmreg,xmmreg \2\x0F\x2E\110 KATMAI,SSE
2002-04-30 20:56:43 +00:00
UNPCKHPS xmmreg,mem \301\2\x0F\x15\110 KATMAI,SSE
2002-04-30 20:57:59 +00:00
UNPCKHPS xmmreg,xmmreg \2\x0F\x15\110 KATMAI,SSE
2002-04-30 20:56:43 +00:00
UNPCKLPS xmmreg,mem \301\2\x0F\x14\110 KATMAI,SSE
2002-04-30 20:57:59 +00:00
UNPCKLPS xmmreg,xmmreg \2\x0F\x14\110 KATMAI,SSE
XORPS xmmreg,mem \301\2\x0F\x57\110 KATMAI,SSE
XORPS xmmreg,xmmreg \2\x0F\x57\110 KATMAI,SSE
2002-04-30 21:01:08 +00:00
; Introduced in Deschutes but necessary for SSE support
2002-04-30 20:57:59 +00:00
FXRSTOR mem \300\2\x0F\xAE\201 P6,SSE,FPU
FXSAVE mem \300\2\x0F\xAE\200 P6,SSE,FPU
2002-04-30 21:01:08 +00:00
; These instructions are not SSE-specific; they are generic memory operations
2002-04-30 20:57:59 +00:00
; and work even if CR4.OSFXFR == 0
PREFETCHNTA mem \300\2\x0F\x18\200 KATMAI
PREFETCHT0 mem \300\2\x0F\x18\201 KATMAI
PREFETCHT1 mem \300\2\x0F\x18\202 KATMAI
PREFETCHT2 mem \300\2\x0F\x18\203 KATMAI
SFENCE void \3\x0F\xAE\xF8 KATMAI
2002-04-30 20:56:43 +00:00
; New MMX instructions introduced in Katmai
2002-04-30 21:01:08 +00:00
MASKMOVQ mmxreg,mmxreg \2\x0F\xF7\110 KATMAI,MMX
MOVNTQ mem,mmxreg \300\2\x0F\xE7\101 KATMAI,MMX,SM
PAVGB mmxreg,mmxreg \2\x0F\xE0\110 KATMAI,MMX
PAVGB mmxreg,mem \301\2\x0F\xE0\110 KATMAI,MMX,SM
PAVGW mmxreg,mmxreg \2\x0F\xE3\110 KATMAI,MMX
PAVGW mmxreg,mem \301\2\x0F\xE3\110 KATMAI,MMX,SM
PEXTRW reg32,mmxreg,imm \2\x0F\xC5\110\26 KATMAI,MMX,SB,AR2
2002-04-30 20:57:38 +00:00
; PINSRW is documented as using a reg32, but it's really using only 16 bit
2002-04-30 20:57:59 +00:00
; -- accept either, but be truthful in disassembly
2002-04-30 21:01:08 +00:00
PINSRW mmxreg,reg16,imm \2\x0F\xC4\110\26 KATMAI,MMX,SB,AR2
PINSRW mmxreg,reg32,imm \2\x0F\xC4\110\26 KATMAI,MMX,SB,AR2,ND
PINSRW mmxreg,mem,imm \301\2\x0F\xC4\110\26 KATMAI,MMX,SB,AR2
PINSRW mmxreg,mem16,imm \301\2\x0F\xC4\110\26 KATMAI,MMX,SB,AR2,ND
PMAXSW mmxreg,mmxreg \2\x0F\xEE\110 KATMAI,MMX
PMAXSW mmxreg,mem \301\2\x0F\xEE\110 KATMAI,MMX,SM
PMAXUB mmxreg,mmxreg \2\x0F\xDE\110 KATMAI,MMX
PMAXUB mmxreg,mem \301\2\x0F\xDE\110 KATMAI,MMX,SM
PMINSW mmxreg,mmxreg \2\x0F\xEA\110 KATMAI,MMX
PMINSW mmxreg,mem \301\2\x0F\xEA\110 KATMAI,MMX,SM
PMINUB mmxreg,mmxreg \2\x0F\xDA\110 KATMAI,MMX
PMINUB mmxreg,mem \301\2\x0F\xDA\110 KATMAI,MMX,SM
PMOVMSKB reg32,mmxreg \2\x0F\xD7\110 KATMAI,MMX
PMULHUW mmxreg,mmxreg \2\x0F\xE4\110 KATMAI,MMX
PMULHUW mmxreg,mem \301\2\x0F\xE4\110 KATMAI,MMX,SM
PSADBW mmxreg,mmxreg \2\x0F\xF6\110 KATMAI,MMX
PSADBW mmxreg,mem \301\2\x0F\xF6\110 KATMAI,MMX,SM
PSHUFW mmxreg,mmxreg,imm \2\x0F\x70\110\22 KATMAI,MMX,SB,AR2
PSHUFW mmxreg,mem,imm \301\2\x0F\x70\110\22 KATMAI,MMX,SM2,SB,AR2
2002-04-30 21:00:33 +00:00
2002-04-30 21:01:08 +00:00
; AMD Enhanced 3DNow! (Athlon) instructions
PF2IW mmxreg,mem \301\2\x0F\x0F\110\01\x1C PENT,3DNOW,SM
PF2IW mmxreg,mmxreg \2\x0F\x0F\110\01\x1C PENT,3DNOW
PFNACC mmxreg,mem \301\2\x0F\x0F\110\01\x8A PENT,3DNOW,SM
PFNACC mmxreg,mmxreg \2\x0F\x0F\110\01\x8A PENT,3DNOW
PFPNACC mmxreg,mem \301\2\x0F\x0F\110\01\x8E PENT,3DNOW,SM
PFPNACC mmxreg,mmxreg \2\x0F\x0F\110\01\x8E PENT,3DNOW
PI2FW mmxreg,mem \301\2\x0F\x0F\110\01\x0C PENT,3DNOW,SM
PI2FW mmxreg,mmxreg \2\x0F\x0F\110\01\x0C PENT,3DNOW
PSWAPD mmxreg,mem \301\2\x0F\x0F\110\01\xBB PENT,3DNOW,SM
PSWAPD mmxreg,mmxreg \2\x0F\x0F\110\01\xBB PENT,3DNOW
2002-04-30 21:00:33 +00:00
2002-04-30 21:01:08 +00:00
; Willamette SSE2 Cacheability Instructions
MASKMOVDQU xmmreg,xmmreg \366\2\x0F\xF7\110 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
; CLFLUSH needs its own feature flag implemented one day
CLFLUSH mem \300\2\x0F\xAE\207 WILLAMETTE,SSE2
MOVNTDQ mem,xmmreg \300\366\2\x0F\xE7\101 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
MOVNTI mem,reg32 \300\2\x0F\xC3\101 WILLAMETTE,SSE2,SM
MOVNTPD mem,xmmreg \300\366\2\x0F\x2B\101 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
PAUSE void \333\1\x90 WILLAMETTE,SSE2
LFENCE void \3\x0F\xAE\xE8 WILLAMETTE,SSE2
MFENCE void \3\x0F\xAE\xF0 WILLAMETTE,SSE2
; Willamette MMX instructions (SSE2 SIMD Integer Instructions)
MOVD xmmreg,reg32 \366\2\x0F\x6E\110 WILLAMETTE,SSE2
MOVD reg32,xmmreg \366\2\x0F\x7E\101 WILLAMETTE,SSE2
MOVD mem,xmmreg \300\366\2\x0F\x7E\101 WILLAMETTE,SSE2,SD
MOVD xmmreg,mem \301\366\2\x0F\x6E\110 WILLAMETTE,SSE2,SD
MOVDQA xmmreg,xmmreg \366\2\x0F\x6F\110 WILLAMETTE,SSE2
MOVDQA mem,xmmreg \300\366\2\x0F\x7F\101 WILLAMETTE,SSE2,SM
MOVDQA xmmreg,mem \301\366\2\x0F\x6F\110 WILLAMETTE,SSE2,SM
MOVDQA xmmreg,xmmreg \366\2\x0F\x7F\110 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
MOVDQU xmmreg,xmmreg \333\2\x0F\x6F\110 WILLAMETTE,SSE2
MOVDQU mem,xmmreg \333\300\2\x0F\x7F\101 WILLAMETTE,SSE2,SM
MOVDQU xmmreg,mem \301\333\2\x0F\x6F\110 WILLAMETTE,SSE2,SM
MOVDQU xmmreg,xmmreg \333\2\x0F\x7F\110 WILLAMETTE,SSE2
MOVDQ2Q mmxreg,xmmreg \3\xF2\x0F\xD6\110 WILLAMETTE,SSE2
MOVQ xmmreg,xmmreg \333\2\x0F\x7E\110 WILLAMETTE,SSE2
MOVQ xmmreg,xmmreg \366\2\x0F\xD6\110 WILLAMETTE,SSE2
MOVQ mem,xmmreg \300\366\2\x0F\xD6\101 WILLAMETTE,SSE2,SQ
MOVQ xmmreg,mem \301\333\2\x0F\x7E\110 WILLAMETTE,SSE2,SQ
MOVQ xmmreg,rm64 \366\324\2\x0F\x6E\110 X64,SSE2
MOVQ rm64,xmmreg \366\324\2\x0F\x7E\101 X64,SSE2
2002-04-30 21:01:08 +00:00
MOVQ2DQ xmmreg,mmxreg \333\2\x0F\xD6\110 WILLAMETTE,SSE2
PACKSSWB xmmreg,xmmreg \366\2\x0F\x63\110 WILLAMETTE,SSE2
PACKSSWB xmmreg,mem \301\366\2\x0F\x63\110 WILLAMETTE,SSE2,SM
PACKSSDW xmmreg,xmmreg \366\2\x0F\x6B\110 WILLAMETTE,SSE2
PACKSSDW xmmreg,mem \301\366\2\x0F\x6B\110 WILLAMETTE,SSE2,SM
PACKUSWB xmmreg,xmmreg \366\2\x0F\x67\110 WILLAMETTE,SSE2
PACKUSWB xmmreg,mem \301\366\2\x0F\x67\110 WILLAMETTE,SSE2,SM
PADDB xmmreg,xmmreg \366\2\x0F\xFC\110 WILLAMETTE,SSE2
PADDB xmmreg,mem \301\366\2\x0F\xFC\110 WILLAMETTE,SSE2,SM
PADDW xmmreg,xmmreg \366\2\x0F\xFD\110 WILLAMETTE,SSE2
PADDW xmmreg,mem \301\366\2\x0F\xFD\110 WILLAMETTE,SSE2,SM
PADDD xmmreg,xmmreg \366\2\x0F\xFE\110 WILLAMETTE,SSE2
PADDD xmmreg,mem \301\366\2\x0F\xFE\110 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
PADDQ mmxreg,mmxreg \2\x0F\xD4\110 WILLAMETTE,SSE2
PADDQ mmxreg,mem \301\2\x0F\xD4\110 WILLAMETTE,SSE2,SM
PADDQ xmmreg,xmmreg \366\2\x0F\xD4\110 WILLAMETTE,SSE2
PADDQ xmmreg,mem \301\366\2\x0F\xD4\110 WILLAMETTE,SSE2,SM
PADDSB xmmreg,mem \301\366\2\x0F\xEC\110 WILLAMETTE,SSE2,SM
PADDSB xmmreg,xmmreg \366\2\x0F\xEC\110 WILLAMETTE,SSE2
PADDSW xmmreg,mem \301\366\2\x0F\xED\110 WILLAMETTE,SSE2,SM
PADDSW xmmreg,xmmreg \366\2\x0F\xED\110 WILLAMETTE,SSE2
PADDUSB xmmreg,mem \301\366\2\x0F\xDC\110 WILLAMETTE,SSE2,SM
PADDUSB xmmreg,xmmreg \366\2\x0F\xDC\110 WILLAMETTE,SSE2
PADDUSW xmmreg,mem \301\366\2\x0F\xDD\110 WILLAMETTE,SSE2,SM
PADDUSW xmmreg,xmmreg \366\2\x0F\xDD\110 WILLAMETTE,SSE2
PAND xmmreg,xmmreg \366\2\x0F\xDB\110 WILLAMETTE,SSE2
PAND xmmreg,mem \301\366\2\x0F\xDB\110 WILLAMETTE,SSE2,SM
PANDN xmmreg,xmmreg \366\2\x0F\xDF\110 WILLAMETTE,SSE2
PANDN xmmreg,mem \301\366\2\x0F\xDF\110 WILLAMETTE,SSE2,SM
PAVGB xmmreg,xmmreg \366\2\x0F\xE0\110 WILLAMETTE,SSE2
PAVGB xmmreg,mem \301\366\2\x0F\xE0\110 WILLAMETTE,SSE2,SM
PAVGW xmmreg,xmmreg \366\2\x0F\xE3\110 WILLAMETTE,SSE2
PAVGW xmmreg,mem \301\366\2\x0F\xE3\110 WILLAMETTE,SSE2,SM
PCMPEQB xmmreg,xmmreg \366\2\x0F\x74\110 WILLAMETTE,SSE2
PCMPEQB xmmreg,mem \301\366\2\x0F\x74\110 WILLAMETTE,SSE2,SM
PCMPEQW xmmreg,xmmreg \366\2\x0F\x75\110 WILLAMETTE,SSE2
PCMPEQW xmmreg,mem \301\366\2\x0F\x75\110 WILLAMETTE,SSE2,SM
PCMPEQD xmmreg,xmmreg \366\2\x0F\x76\110 WILLAMETTE,SSE2
PCMPEQD xmmreg,mem \301\366\2\x0F\x76\110 WILLAMETTE,SSE2,SM
PCMPGTB xmmreg,xmmreg \366\2\x0F\x64\110 WILLAMETTE,SSE2
PCMPGTB xmmreg,mem \301\366\2\x0F\x64\110 WILLAMETTE,SSE2,SM
PCMPGTW xmmreg,xmmreg \366\2\x0F\x65\110 WILLAMETTE,SSE2
PCMPGTW xmmreg,mem \301\366\2\x0F\x65\110 WILLAMETTE,SSE2,SM
PCMPGTD xmmreg,xmmreg \366\2\x0F\x66\110 WILLAMETTE,SSE2
PCMPGTD xmmreg,mem \301\366\2\x0F\x66\110 WILLAMETTE,SSE2,SM
PEXTRW reg32,xmmreg,imm \366\2\x0F\xC5\110\26 WILLAMETTE,SSE2,SB,AR2
PINSRW xmmreg,reg16,imm \366\2\x0F\xC4\110\26 WILLAMETTE,SSE2,SB,AR2
PINSRW xmmreg,reg32,imm \366\2\x0F\xC4\110\26 WILLAMETTE,SSE2,SB,AR2,ND
PINSRW xmmreg,mem,imm \301\366\2\x0F\xC4\110\26 WILLAMETTE,SSE2,SB,AR2
PINSRW xmmreg,mem16,imm \301\366\2\x0F\xC4\110\26 WILLAMETTE,SSE2,SB,AR2,ND
PMADDWD xmmreg,mem \301\366\2\x0F\xF5\110 WILLAMETTE,SSE2,SM
PMADDWD xmmreg,xmmreg \366\2\x0F\xF5\110 WILLAMETTE,SSE2
PMAXSW xmmreg,xmmreg \366\2\x0F\xEE\110 WILLAMETTE,SSE2
PMAXSW xmmreg,mem \301\366\2\x0F\xEE\110 WILLAMETTE,SSE2,SM
PMAXUB xmmreg,xmmreg \366\2\x0F\xDE\110 WILLAMETTE,SSE2
PMAXUB xmmreg,mem \301\366\2\x0F\xDE\110 WILLAMETTE,SSE2,SM
PMINSW xmmreg,xmmreg \366\2\x0F\xEA\110 WILLAMETTE,SSE2
PMINSW xmmreg,mem \301\366\2\x0F\xEA\110 WILLAMETTE,SSE2,SM
PMINUB xmmreg,xmmreg \366\2\x0F\xDA\110 WILLAMETTE,SSE2
PMINUB xmmreg,mem \301\366\2\x0F\xDA\110 WILLAMETTE,SSE2,SM
PMOVMSKB reg32,xmmreg \366\2\x0F\xD7\110 WILLAMETTE,SSE2
PMULHUW xmmreg,xmmreg \366\2\x0F\xE4\110 WILLAMETTE,SSE2
PMULHUW xmmreg,mem \301\366\2\x0F\xE4\110 WILLAMETTE,SSE2,SM
PMULHW xmmreg,mem \301\366\2\x0F\xE5\110 WILLAMETTE,SSE2,SM
PMULHW xmmreg,xmmreg \366\2\x0F\xE5\110 WILLAMETTE,SSE2
PMULLW xmmreg,mem \301\366\2\x0F\xD5\110 WILLAMETTE,SSE2,SM
PMULLW xmmreg,xmmreg \366\2\x0F\xD5\110 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
PMULUDQ mmxreg,mmxreg \2\x0F\xF4\110 WILLAMETTE,SSE2
PMULUDQ mmxreg,mem \301\2\x0F\xF4\110 WILLAMETTE,SSE2,SM
PMULUDQ xmmreg,xmmreg \366\2\x0F\xF4\110 WILLAMETTE,SSE2
PMULUDQ xmmreg,mem \301\366\2\x0F\xF4\110 WILLAMETTE,SSE2,SM
POR xmmreg,mem \301\366\2\x0F\xEB\110 WILLAMETTE,SSE2,SM
POR xmmreg,xmmreg \366\2\x0F\xEB\110 WILLAMETTE,SSE2
PSADBW xmmreg,xmmreg \366\2\x0F\xF6\110 WILLAMETTE,SSE2
PSADBW xmmreg,mem \301\366\2\x0F\xF6\110 WILLAMETTE,SSE2,SM
PSHUFD xmmreg,xmmreg,imm \366\2\x0F\x70\110\22 WILLAMETTE,SSE2,SB,AR2
PSHUFD xmmreg,mem,imm \301\366\2\x0F\x70\110\22 WILLAMETTE,SSE2,SM2,SB,AR2
2002-04-30 21:01:08 +00:00
PSHUFHW xmmreg,xmmreg,imm \333\2\x0F\x70\110\22 WILLAMETTE,SSE2,SB,AR2
PSHUFHW xmmreg,mem,imm \301\333\2\x0F\x70\110\22 WILLAMETTE,SSE2,SM2,SB,AR2
PSHUFLW xmmreg,xmmreg,imm \3\xF2\x0F\x70\110\22 WILLAMETTE,SSE2,SB,AR2
PSHUFLW xmmreg,mem,imm \301\3\xF2\x0F\x70\110\22 WILLAMETTE,SSE2,SM2,SB,AR2
PSLLDQ xmmreg,imm \366\2\x0F\x73\207\25 WILLAMETTE,SSE2,SB,AR1
PSLLW xmmreg,mem \301\366\2\x0F\xF1\110 WILLAMETTE,SSE2,SM
PSLLW xmmreg,xmmreg \366\2\x0F\xF1\110 WILLAMETTE,SSE2
PSLLW xmmreg,imm \366\2\x0F\x71\206\25 WILLAMETTE,SSE2,SB,AR1
PSLLD xmmreg,mem \301\366\2\x0F\xF2\110 WILLAMETTE,SSE2,SM
PSLLD xmmreg,xmmreg \366\2\x0F\xF2\110 WILLAMETTE,SSE2
PSLLD xmmreg,imm \366\2\x0F\x72\206\25 WILLAMETTE,SSE2,SB,AR1
PSLLQ xmmreg,mem \301\366\2\x0F\xF3\110 WILLAMETTE,SSE2,SM
PSLLQ xmmreg,xmmreg \366\2\x0F\xF3\110 WILLAMETTE,SSE2
PSLLQ xmmreg,imm \366\2\x0F\x73\206\25 WILLAMETTE,SSE2,SB,AR1
PSRAW xmmreg,mem \301\366\2\x0F\xE1\110 WILLAMETTE,SSE2,SM
PSRAW xmmreg,xmmreg \366\2\x0F\xE1\110 WILLAMETTE,SSE2
PSRAW xmmreg,imm \366\2\x0F\x71\204\25 WILLAMETTE,SSE2,SB,AR1
PSRAD xmmreg,mem \301\366\2\x0F\xE2\110 WILLAMETTE,SSE2,SM
PSRAD xmmreg,xmmreg \366\2\x0F\xE2\110 WILLAMETTE,SSE2
PSRAD xmmreg,imm \366\2\x0F\x72\204\25 WILLAMETTE,SSE2,SB,AR1
PSRLDQ xmmreg,imm \366\2\x0F\x73\203\25 WILLAMETTE,SSE2,SB,AR1
PSRLW xmmreg,mem \301\366\2\x0F\xD1\110 WILLAMETTE,SSE2,SM
PSRLW xmmreg,xmmreg \366\2\x0F\xD1\110 WILLAMETTE,SSE2
PSRLW xmmreg,imm \366\2\x0F\x71\202\25 WILLAMETTE,SSE2,SB,AR1
PSRLD xmmreg,mem \301\366\2\x0F\xD2\110 WILLAMETTE,SSE2,SM
PSRLD xmmreg,xmmreg \366\2\x0F\xD2\110 WILLAMETTE,SSE2
PSRLD xmmreg,imm \366\2\x0F\x72\202\25 WILLAMETTE,SSE2,SB,AR1
PSRLQ xmmreg,mem \301\366\2\x0F\xD3\110 WILLAMETTE,SSE2,SM
PSRLQ xmmreg,xmmreg \366\2\x0F\xD3\110 WILLAMETTE,SSE2
PSRLQ xmmreg,imm \366\2\x0F\x73\202\25 WILLAMETTE,SSE2,SB,AR1
PSUBB xmmreg,mem \301\366\2\x0F\xF8\110 WILLAMETTE,SSE2,SM
PSUBB xmmreg,xmmreg \366\2\x0F\xF8\110 WILLAMETTE,SSE2
PSUBW xmmreg,mem \301\366\2\x0F\xF9\110 WILLAMETTE,SSE2,SM
PSUBW xmmreg,xmmreg \366\2\x0F\xF9\110 WILLAMETTE,SSE2
PSUBD xmmreg,mem \301\366\2\x0F\xFA\110 WILLAMETTE,SSE2,SM
PSUBD xmmreg,xmmreg \366\2\x0F\xFA\110 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
PSUBQ mmxreg,mmxreg \2\x0F\xFB\110 WILLAMETTE,SSE2
PSUBQ mmxreg,mem \301\2\x0F\xFB\110 WILLAMETTE,SSE2,SM
PSUBQ xmmreg,xmmreg \366\2\x0F\xFB\110 WILLAMETTE,SSE2
PSUBQ xmmreg,mem \301\366\2\x0F\xFB\110 WILLAMETTE,SSE2,SM
PSUBSB xmmreg,mem \301\366\2\x0F\xE8\110 WILLAMETTE,SSE2,SM
PSUBSB xmmreg,xmmreg \366\2\x0F\xE8\110 WILLAMETTE,SSE2
PSUBSW xmmreg,mem \301\366\2\x0F\xE9\110 WILLAMETTE,SSE2,SM
PSUBSW xmmreg,xmmreg \366\2\x0F\xE9\110 WILLAMETTE,SSE2
PSUBUSB xmmreg,mem \301\366\2\x0F\xD8\110 WILLAMETTE,SSE2,SM
PSUBUSB xmmreg,xmmreg \366\2\x0F\xD8\110 WILLAMETTE,SSE2
PSUBUSW xmmreg,mem \301\366\2\x0F\xD9\110 WILLAMETTE,SSE2,SM
PSUBUSW xmmreg,xmmreg \366\2\x0F\xD9\110 WILLAMETTE,SSE2
PUNPCKHBW xmmreg,mem \301\366\2\x0F\x68\110 WILLAMETTE,SSE2,SM
PUNPCKHBW xmmreg,xmmreg \366\2\x0F\x68\110 WILLAMETTE,SSE2
PUNPCKHWD xmmreg,mem \301\366\2\x0F\x69\110 WILLAMETTE,SSE2,SM
PUNPCKHWD xmmreg,xmmreg \366\2\x0F\x69\110 WILLAMETTE,SSE2
PUNPCKHDQ xmmreg,mem \301\366\2\x0F\x6A\110 WILLAMETTE,SSE2,SM
PUNPCKHDQ xmmreg,xmmreg \366\2\x0F\x6A\110 WILLAMETTE,SSE2
PUNPCKHQDQ xmmreg,xmmreg \366\2\x0F\x6D\110 WILLAMETTE,SSE2
PUNPCKHQDQ xmmreg,mem \301\366\2\x0F\x6D\110 WILLAMETTE,SSE2,SM
PUNPCKLBW xmmreg,mem \301\366\2\x0F\x60\110 WILLAMETTE,SSE2,SM
PUNPCKLBW xmmreg,xmmreg \366\2\x0F\x60\110 WILLAMETTE,SSE2
PUNPCKLWD xmmreg,mem \301\366\2\x0F\x61\110 WILLAMETTE,SSE2,SM
PUNPCKLWD xmmreg,xmmreg \366\2\x0F\x61\110 WILLAMETTE,SSE2
PUNPCKLDQ xmmreg,mem \301\366\2\x0F\x62\110 WILLAMETTE,SSE2,SM
PUNPCKLDQ xmmreg,xmmreg \366\2\x0F\x62\110 WILLAMETTE,SSE2
PUNPCKLQDQ xmmreg,xmmreg \366\2\x0F\x6C\110 WILLAMETTE,SSE2
PUNPCKLQDQ xmmreg,mem \301\366\2\x0F\x6C\110 WILLAMETTE,SSE2,SM
PXOR xmmreg,mem \301\366\2\x0F\xEF\110 WILLAMETTE,SSE2,SM
PXOR xmmreg,xmmreg \366\2\x0F\xEF\110 WILLAMETTE,SSE2
2002-04-30 21:00:33 +00:00
; Willamette Streaming SIMD instructions (SSE2)
ADDPD xmmreg,xmmreg \331\366\2\x0F\x58\110 WILLAMETTE,SSE2
ADDPD xmmreg,mem \301\331\366\2\x0F\x58\110 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
ADDSD xmmreg,xmmreg \331\3\xF2\x0F\x58\110 WILLAMETTE,SSE2
ADDSD xmmreg,mem \301\331\3\xF2\x0F\x58\110 WILLAMETTE,SSE2
ANDNPD xmmreg,xmmreg \331\366\2\x0F\x55\110 WILLAMETTE,SSE2
ANDNPD xmmreg,mem \301\331\366\2\x0F\x55\110 WILLAMETTE,SSE2,SM
ANDPD xmmreg,xmmreg \331\366\2\x0F\x54\110 WILLAMETTE,SSE2
ANDPD xmmreg,mem \301\331\366\2\x0F\x54\110 WILLAMETTE,SSE2,SM
CMPEQPD xmmreg,mem \301\331\366\2\x0F\xC2\110\1\x00 WILLAMETTE,SSE2,SM
CMPEQPD xmmreg,xmmreg \331\366\2\x0F\xC2\110\1\x00 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
CMPEQSD xmmreg,mem \301\331\3\xF2\x0F\xC2\110\1\x00 WILLAMETTE,SSE2
CMPEQSD xmmreg,xmmreg \331\3\xF2\x0F\xC2\110\1\x00 WILLAMETTE,SSE2
CMPLEPD xmmreg,mem \301\331\366\2\x0F\xC2\110\1\x02 WILLAMETTE,SSE2,SM
CMPLEPD xmmreg,xmmreg \331\366\2\x0F\xC2\110\1\x02 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
CMPLESD xmmreg,mem \301\331\3\xF2\x0F\xC2\110\1\x02 WILLAMETTE,SSE2
CMPLESD xmmreg,xmmreg \331\3\xF2\x0F\xC2\110\1\x02 WILLAMETTE,SSE2
CMPLTPD xmmreg,mem \301\331\366\2\x0F\xC2\110\1\x01 WILLAMETTE,SSE2,SM
CMPLTPD xmmreg,xmmreg \331\366\2\x0F\xC2\110\1\x01 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
CMPLTSD xmmreg,mem \301\331\3\xF2\x0F\xC2\110\1\x01 WILLAMETTE,SSE2
CMPLTSD xmmreg,xmmreg \331\3\xF2\x0F\xC2\110\1\x01 WILLAMETTE,SSE2
CMPNEQPD xmmreg,mem \301\331\366\2\x0F\xC2\110\1\x04 WILLAMETTE,SSE2,SM
CMPNEQPD xmmreg,xmmreg \331\366\2\x0F\xC2\110\1\x04 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
CMPNEQSD xmmreg,mem \301\331\3\xF2\x0F\xC2\110\1\x04 WILLAMETTE,SSE2
CMPNEQSD xmmreg,xmmreg \331\3\xF2\x0F\xC2\110\1\x04 WILLAMETTE,SSE2
CMPNLEPD xmmreg,mem \301\331\366\2\x0F\xC2\110\1\x06 WILLAMETTE,SSE2,SM
CMPNLEPD xmmreg,xmmreg \331\366\2\x0F\xC2\110\1\x06 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
CMPNLESD xmmreg,mem \301\331\3\xF2\x0F\xC2\110\1\x06 WILLAMETTE,SSE2
CMPNLESD xmmreg,xmmreg \331\3\xF2\x0F\xC2\110\1\x06 WILLAMETTE,SSE2
CMPNLTPD xmmreg,mem \301\331\366\2\x0F\xC2\110\1\x05 WILLAMETTE,SSE2,SM
CMPNLTPD xmmreg,xmmreg \331\366\2\x0F\xC2\110\1\x05 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
CMPNLTSD xmmreg,mem \301\331\3\xF2\x0F\xC2\110\1\x05 WILLAMETTE,SSE2
CMPNLTSD xmmreg,xmmreg \331\3\xF2\x0F\xC2\110\1\x05 WILLAMETTE,SSE2
CMPORDPD xmmreg,mem \301\331\366\2\x0F\xC2\110\1\x07 WILLAMETTE,SSE2,SM
CMPORDPD xmmreg,xmmreg \331\366\2\x0F\xC2\110\1\x07 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
CMPORDSD xmmreg,mem \301\331\3\xF2\x0F\xC2\110\1\x07 WILLAMETTE,SSE2
CMPORDSD xmmreg,xmmreg \331\3\xF2\x0F\xC2\110\1\x07 WILLAMETTE,SSE2
CMPUNORDPD xmmreg,mem \301\331\366\2\x0F\xC2\110\1\x03 WILLAMETTE,SSE2,SM
CMPUNORDPD xmmreg,xmmreg \331\366\2\x0F\xC2\110\1\x03 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
CMPUNORDSD xmmreg,mem \301\331\3\xF2\x0F\xC2\110\1\x03 WILLAMETTE,SSE2
CMPUNORDSD xmmreg,xmmreg \331\3\xF2\x0F\xC2\110\1\x03 WILLAMETTE,SSE2
; CMPPD/CMPSD must come after the specific ops; that way the disassembler will find the
; specific ops first and only disassemble illegal ones as cmppd/cmpsd.
CMPPD xmmreg,xmmreg,imm \331\366\2\x0F\xC2\110\26 WILLAMETTE,SSE2,SB,AR2
CMPPD xmmreg,mem,imm \301\331\366\2\x0F\xC2\110\26 WILLAMETTE,SSE2,SM2,SB,AR2
2002-04-30 21:01:08 +00:00
CMPSD xmmreg,xmmreg,imm \331\3\xF2\x0F\xC2\110\26 WILLAMETTE,SSE2,SB,AR2
CMPSD xmmreg,mem,imm \301\331\3\xF2\x0F\xC2\110\26 WILLAMETTE,SSE2,SB,AR2
COMISD xmmreg,xmmreg \331\366\2\x0F\x2F\110 WILLAMETTE,SSE2
COMISD xmmreg,mem \301\331\366\2\x0F\x2F\110 WILLAMETTE,SSE2
2002-04-30 21:01:08 +00:00
CVTDQ2PD xmmreg,xmmreg \333\2\x0F\xE6\110 WILLAMETTE,SSE2
CVTDQ2PD xmmreg,mem \301\333\2\x0F\xE6\110 WILLAMETTE,SSE2
CVTDQ2PS xmmreg,xmmreg \2\x0F\x5B\110 WILLAMETTE,SSE2
CVTDQ2PS xmmreg,mem \301\2\x0F\x5B\110 WILLAMETTE,SSE2,SM
CVTPD2DQ xmmreg,xmmreg \3\xF2\x0F\xE6\110 WILLAMETTE,SSE2
CVTPD2DQ xmmreg,mem \301\3\xF2\x0F\xE6\110 WILLAMETTE,SSE2,SM
CVTPD2PI mmxreg,xmmreg \366\2\x0F\x2D\110 WILLAMETTE,SSE2
CVTPD2PI mmxreg,mem \301\366\2\x0F\x2D\110 WILLAMETTE,SSE2
CVTPD2PS xmmreg,xmmreg \366\2\x0F\x5A\110 WILLAMETTE,SSE2
CVTPD2PS xmmreg,mem \301\366\2\x0F\x5A\110 WILLAMETTE,SSE2,SM
CVTPI2PD xmmreg,mmxreg \366\2\x0F\x2A\110 WILLAMETTE,SSE2
CVTPI2PD xmmreg,mem \301\366\2\x0F\x2A\110 WILLAMETTE,SSE2
CVTPS2DQ xmmreg,xmmreg \366\2\x0F\x5B\110 WILLAMETTE,SSE2
CVTPS2DQ xmmreg,mem \301\366\2\x0F\x5B\110 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
CVTPS2PD xmmreg,xmmreg \2\x0F\x5A\110 WILLAMETTE,SSE2
CVTPS2PD xmmreg,mem \301\2\x0F\x5A\110 WILLAMETTE,SSE2
CVTSD2SI reg32,xmmreg \3\xF2\x0F\x2D\110 WILLAMETTE,SSE2
CVTSD2SI reg32,mem \301\3\xF2\x0F\x2D\110 WILLAMETTE,SSE2
CVTSD2SS xmmreg,xmmreg \3\xF2\x0F\x5A\110 WILLAMETTE,SSE2
CVTSD2SS xmmreg,mem \301\3\xF2\x0F\x5A\110 WILLAMETTE,SSE2
CVTSI2SD xmmreg,reg32 \3\xF2\x0F\x2A\110 WILLAMETTE,SSE2
CVTSI2SD xmmreg,mem \301\3\xF2\x0F\x2A\110 WILLAMETTE,SSE2
CVTSS2SD xmmreg,xmmreg \333\2\x0F\x5A\110 WILLAMETTE,SSE2
CVTSS2SD xmmreg,mem \301\333\2\x0F\x5A\110 WILLAMETTE,SSE2
CVTTPD2PI mmxreg,xmmreg \366\2\x0F\x2C\110 WILLAMETTE,SSE2
CVTTPD2PI mmxreg,mem \301\366\2\x0F\x2C\110 WILLAMETTE,SSE2
CVTTPD2DQ xmmreg,xmmreg \366\2\x0F\xE6\110 WILLAMETTE,SSE2
CVTTPD2DQ xmmreg,mem \301\366\2\x0F\xE6\110 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
CVTTPS2DQ xmmreg,xmmreg \333\2\x0F\x5B\110 WILLAMETTE,SSE2
CVTTPS2DQ xmmreg,mem \301\333\2\x0F\x5B\110 WILLAMETTE,SSE2,SM
CVTTSD2SI reg32,xmmreg \3\xF2\x0F\x2C\110 WILLAMETTE,SSE2
CVTTSD2SI reg32,mem \301\3\xF2\x0F\x2C\110 WILLAMETTE,SSE2
DIVPD xmmreg,xmmreg \366\2\x0F\x5E\110 WILLAMETTE,SSE2
DIVPD xmmreg,mem \301\366\2\x0F\x5E\110 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
DIVSD xmmreg,xmmreg \3\xF2\x0F\x5E\110 WILLAMETTE,SSE2
DIVSD xmmreg,mem \301\3\xF2\x0F\x5E\110 WILLAMETTE,SSE2
MAXPD xmmreg,xmmreg \366\2\x0F\x5F\110 WILLAMETTE,SSE2
MAXPD xmmreg,mem \301\366\2\x0F\x5F\110 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
MAXSD xmmreg,xmmreg \3\xF2\x0F\x5F\110 WILLAMETTE,SSE2
MAXSD xmmreg,mem \301\3\xF2\x0F\x5F\110 WILLAMETTE,SSE2
MINPD xmmreg,xmmreg \366\2\x0F\x5D\110 WILLAMETTE,SSE2
MINPD xmmreg,mem \301\366\2\x0F\x5D\110 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
MINSD xmmreg,xmmreg \3\xF2\x0F\x5D\110 WILLAMETTE,SSE2
MINSD xmmreg,mem \301\3\xF2\x0F\x5D\110 WILLAMETTE,SSE2
MOVAPD xmmreg,xmmreg \366\2\x0F\x28\110 WILLAMETTE,SSE2
MOVAPD xmmreg,xmmreg \366\2\x0F\x29\110 WILLAMETTE,SSE2
MOVAPD mem,xmmreg \300\366\2\x0F\x29\101 WILLAMETTE,SSE2,SM
MOVAPD xmmreg,mem \301\366\2\x0F\x28\110 WILLAMETTE,SSE2,SM
MOVHPD mem,xmmreg \300\366\2\x0F\x17\101 WILLAMETTE,SSE2
MOVHPD xmmreg,mem \301\366\2\x0F\x16\110 WILLAMETTE,SSE2
MOVLPD mem,xmmreg \300\366\2\x0F\x13\101 WILLAMETTE,SSE2
MOVLPD xmmreg,mem \301\366\2\x0F\x12\110 WILLAMETTE,SSE2
MOVMSKPD reg32,xmmreg \366\2\x0F\x50\110 WILLAMETTE,SSE2
MOVMSKPD reg64,xmmreg \366\324\2\x0F\x50\110 X64,SSE2
2002-04-30 21:01:08 +00:00
MOVSD xmmreg,xmmreg \3\xF2\x0F\x10\110 WILLAMETTE,SSE2
MOVSD xmmreg,xmmreg \3\xF2\x0F\x11\110 WILLAMETTE,SSE2
MOVSD mem,xmmreg \300\3\xF2\x0F\x11\101 WILLAMETTE,SSE2
MOVSD xmmreg,mem \301\3\xF2\x0F\x10\110 WILLAMETTE,SSE2
MOVUPD xmmreg,xmmreg \366\2\x0F\x10\110 WILLAMETTE,SSE2
MOVUPD xmmreg,xmmreg \366\2\x0F\x11\110 WILLAMETTE,SSE2
MOVUPD mem,xmmreg \300\366\2\x0F\x11\101 WILLAMETTE,SSE2,SM
MOVUPD xmmreg,mem \301\366\2\x0F\x10\110 WILLAMETTE,SSE2,SM
MULPD xmmreg,xmmreg \366\2\x0F\x59\110 WILLAMETTE,SSE2
MULPD xmmreg,mem \301\366\2\x0F\x59\110 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
MULSD xmmreg,xmmreg \3\xF2\x0F\x59\110 WILLAMETTE,SSE2
MULSD xmmreg,mem \301\3\xF2\x0F\x59\110 WILLAMETTE,SSE2
ORPD xmmreg,mem \301\366\2\x0F\x56\110 WILLAMETTE,SSE2,SM
ORPD xmmreg,xmmreg \366\2\x0F\x56\110 WILLAMETTE,SSE2
SHUFPD xmmreg,xmmreg,imm \366\2\x0F\xC6\110\26 WILLAMETTE,SSE2,SB,AR2
SHUFPD xmmreg,mem,imm \301\366\2\x0F\xC6\110\26 WILLAMETTE,SSE2,SM,SB,AR2
SQRTPD xmmreg,xmmreg \366\2\x0F\x51\110 WILLAMETTE,SSE2
SQRTPD xmmreg,mem \301\366\2\x0F\x51\110 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
SQRTSD xmmreg,xmmreg \3\xF2\x0F\x51\110 WILLAMETTE,SSE2
SQRTSD xmmreg,mem \301\3\xF2\x0F\x51\110 WILLAMETTE,SSE2
SUBPD xmmreg,xmmreg \366\2\x0F\x5C\110 WILLAMETTE,SSE2
SUBPD xmmreg,mem \301\366\2\x0F\x5C\110 WILLAMETTE,SSE2,SM
2002-04-30 21:01:08 +00:00
SUBSD xmmreg,xmmreg \3\xF2\x0F\x5C\110 WILLAMETTE,SSE2
SUBSD xmmreg,mem \301\3\xF2\x0F\x5C\110 WILLAMETTE,SSE2
UCOMISD xmmreg,xmmreg \366\2\x0F\x2E\110 WILLAMETTE,SSE2
UCOMISD xmmreg,mem \301\366\2\x0F\x2E\110 WILLAMETTE,SSE2
UNPCKHPD xmmreg,xmmreg \366\2\x0F\x15\110 WILLAMETTE,SSE2
UNPCKHPD xmmreg,mem \301\366\2\x0F\x15\110 WILLAMETTE,SSE2,SM
UNPCKLPD xmmreg,xmmreg \366\2\x0F\x14\110 WILLAMETTE,SSE2
UNPCKLPD xmmreg,mem \301\366\2\x0F\x14\110 WILLAMETTE,SSE2,SM
XORPD xmmreg,xmmreg \366\2\x0F\x57\110 WILLAMETTE,SSE2
XORPD xmmreg,mem \301\366\2\x0F\x57\110 WILLAMETTE,SSE2,SM
; Prescott New Instructions (SSE3)
ADDSUBPD xmmreg,mem \301\366\2\x0F\xD0\110 PRESCOTT,SSE3,SM
ADDSUBPD xmmreg,xmmreg \366\2\x0F\xD0\110 PRESCOTT,SSE3
ADDSUBPS xmmreg,mem \301\3\xF2\x0F\xD0\110 PRESCOTT,SSE3,SM
ADDSUBPS xmmreg,xmmreg \3\xF2\x0F\xD0\110 PRESCOTT,SSE3
HADDPD xmmreg,mem \301\366\2\x0F\x7C\110 PRESCOTT,SSE3,SM
HADDPD xmmreg,xmmreg \366\2\x0F\x7C\110 PRESCOTT,SSE3
HADDPS xmmreg,mem \301\3\xF2\x0F\x7C\110 PRESCOTT,SSE3,SM
HADDPS xmmreg,xmmreg \3\xF2\x0F\x7C\110 PRESCOTT,SSE3
HSUBPD xmmreg,mem \301\366\2\x0F\x7D\110 PRESCOTT,SSE3,SM
HSUBPD xmmreg,xmmreg \366\2\x0F\x7D\110 PRESCOTT,SSE3
HSUBPS xmmreg,mem \301\3\xF2\x0F\x7D\110 PRESCOTT,SSE3,SM
HSUBPS xmmreg,xmmreg \3\xF2\x0F\x7D\110 PRESCOTT,SSE3
LDDQU xmmreg,mem \3\xF2\x0F\xF0\110 PRESCOTT,SSE3
MOVDDUP xmmreg,mem \301\3\xF2\x0F\x12\110 PRESCOTT,SSE3
MOVDDUP xmmreg,xmmreg \3\xF2\x0F\x12\110 PRESCOTT,SSE3
MOVSHDUP xmmreg,mem \301\3\xF3\x0F\x16\110 PRESCOTT,SSE3
MOVSHDUP xmmreg,xmmreg \3\xF3\x0F\x16\110 PRESCOTT,SSE3
MOVSLDUP xmmreg,mem \301\3\xF3\x0F\x12\110 PRESCOTT,SSE3
MOVSLDUP xmmreg,xmmreg \3\xF3\x0F\x12\110 PRESCOTT,SSE3
2006-03-02 18:35:09 +00:00
; VMX Instructions
VMCALL void \3\x0F\x01\xC1 VMX
VMCLEAR mem \366\2\x0F\xC7\206 VMX
2006-03-02 18:35:09 +00:00
VMLAUNCH void \3\x0F\x01\xC2 VMX
VMLOAD void \3\x0F\x01\xDA X64,VMX
VMMCALL void \3\x0F\x01\xD9 X64,VMX
2006-03-02 18:35:09 +00:00
VMPTRLD mem \2\x0F\xC7\206 VMX
VMPTRST mem \2\x0F\xC7\207 VMX
VMREAD mem,reg32 \2\x0F\x78\101 VMX
VMREAD reg32,reg32 \2\x0F\x78\101 VMX
VMRESUME void \3\x0F\x01\xC3 VMX
VMRUN void \3\x0F\x01\xD8 X64,VMX
VMSAVE void \3\x0F\x01\xDB X64,VMX
2006-03-02 18:35:09 +00:00
VMWRITE reg32,mem \2\x0F\x79\110 VMX
VMWRITE reg32,reg32 \2\x0F\x79\110 VMX
VMXOFF void \3\x0F\x01\xC4 VMX
VMXON mem \3\xF3\x0F\xC7\206 VMX